新闻中心

EEPW首页 > 元件/连接器 > 新品快递 > 飞兆半导体推出电路保护方案助设计人员降低风险

飞兆半导体推出电路保护方案助设计人员降低风险

—— 帮助电子设备设计人员降低风险制造出更安全、更可靠的产品
作者:时间:2012-06-27来源:中电网收藏

  随着用户更加依赖自己的电子产品,加上制造商不断增加最终应用产品的功能,带来了一种内在的风险,就是即使是一个简单的错误,例如插入不正确的设备或是诸如静电放电(ESD)和闪电等普通电气事件,均会导致系统出现故障。这种现象转而可能导致退货、诉讼、成本昂贵的产品召回、收益减少、个人生产率下降或品牌声誉受损。

本文引用地址:http://www.eepw.com.cn/article/133978.htm

  好消息是,市场上已经有可用的半导体解决方案,能够帮助制造商保护其电路设计免遭上述风险。公司(Fairchild Semiconductor)利用经过验证的先进工艺和封装技术,推出一系列解决方案,帮助电子设备设计人员降低风险,制造出更安全、更可靠的产品。

  作为全球领先的高性能功率和便携解决方案供应商,与领先的电子产品制造商进行合作,帮助其应对下一代设计挑战,创造竞争优势。

  产品主管Adrian Mikolajczak称:“通过扩展电路保护产品线,我们将继续提供有助于提高产品安全性并防止出现系统故障的解决方案。”

  除现有的瞬态电压抑制器(TVS)、齐纳二极管、传统肖特基二极管和限流IC系列外,飞兆半导体最新的电路保护产品系列包含一系列片外ESD保护器与新型反向极性保护开关系列。新型片外ESD产品系列的重点是在某些最具挑战性的ESD环境中提供协同保护功能,适用于USB、HDMI、移动高清连接(Mobile High-Definition Link)以及其它LVDS应用。这些反向极性保护器是新的在线开关系列,可以在正常偏置期间实现低导通电阻。这些器件亦有助于防止反向极性和负瞬变事件引起的损坏,可以保护敏感的IC器件免受热插入瞬变、电池反接以及其它达到-30V DC的负偏置状况的损坏。

  新型片外ESD保护器使用飞兆半导体先进的箝位和“平衡电容”技术,有助于减小ESD事件造成的损坏,并且最大限度地减小对信号完整性的影响。飞兆半导体的ESD保护解决方案有助于同时减少软故障(需要系统重新启动)和完全过电应力(EOS)造成的退货要求,提高整体客户满意度。

  与传统的肖特基二极管解决方案相比,飞兆半导体的反向极性保护器件将最大限度地减小尺寸、串联电压降和正常偏置工作功耗。在正常偏置1A工作期间,新器件将生成低于15mV的电压降并消耗小于15mW的功率。此外,这些器件在5V反向偏置时功耗小于5μW,因而无需使用散热器,降低了总体元件成本和线路板空间需求。



评论


相关推荐

技术专区

关闭