首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 可制造性设计

可制造性设计 文章 进入可制造性设计技术社区

中芯国际采用Silicon Realization 技术构建其65纳米参考流程

  •   Cadence 设计系统公司12月6日宣布,中国最大的半导体晶圆厂中芯国际集成电路制造有限公司已经将CadenceR Silicon Realization 产品作为其65纳米参考流程4.1版本(Reference Flow 4.1)可制造性设计(DFM)以及低功耗技术的核心。以 Cadence Encounter Digital Implementation System 为基础,两家公司合作为65纳米系统级芯片(SoC)设计提供了一个完整的端到端的 Silicon Realization 流程。
  • 关键字: Cadence  晶圆  可制造性设计  
共1条 1/1 1

可制造性设计介绍

您好,目前还没有人创建词条可制造性设计!
欢迎您创建该词条,阐述对可制造性设计的理解,并与今后在此搜索可制造性设计的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473