参考时钟对SERDES性能的影响-我们知道,SERDES对参考时钟有严格的相位噪声性能要求。通常,SERDES供应商会根据其SERDES采用的PLL以及CDR架构特点,以及性能数据,提出对参考时钟的相位噪声的具体要求。
关键字:
SERDES 参考时钟 XILINX
详细解读Zynq的三种启动方式(JTAG,SD,QSPI)-本文介绍zynq上三种方式启动文件的生成和注意事项,包括只用片上RAM(OCM)和使用DDR3两种情况。 JTAG方式 JTAG方式是调试中最常用的方式,在SDK中 在“Project Explorer”窗口工程上右键->Debug As->Debug Configurations可以看到以下窗口 首次打开左边窗口中Xilinx C/C++ application(GDB)下没有子项,这时双击Xilinx C/C++ application(GD
关键字:
Xilinx RAM
FPGA的过去,现在和未来-自Xilinx在1984年创造出FPGA以来,这种可编程逻辑器件凭借性能、上市时间、成本、稳定性和长期维护方面的优势,在通信、医疗、工控和安防等领域占有一席之地,在过去几年也有极高的增长率。而进入了最近两年,由于云计算、高性能计算和人工智能的繁荣,拥有先天优势的FPGA的关注度更是到达了前所未有的高度。本文从基础出发谈及FPGA的过去、现在与未来。
关键字:
fpga xilinx 英特尔
System generator如何与MATLAB进行匹配?-system generator是xilinx公司的系统级建模工具,它是扩展mathworks公司的MATLAB下面的simulink平台,添加了XILINX FPGA专用的一些模块。加速简化了FPGA的DSP系统级硬件设计。
关键字:
xilinx 赛灵思 MATLAB
ZYNQ器件的启动配置方法-无任是用CPU作为系统的主要器件,还是用FPGA作为系统的主要器件,系统设计中首先要考虑到的问题就是处理器的启动加载问题。
关键字:
FPGA XILINX 赛灵思
关于高阻态和OOC(out of context)综合方式-Xilinx Vivado工具支持仅将系统设计的一部分进行综合,即OOC(out of context)综合方式。OOC综合方式的流程就是将设计的某个模块单独完成综合操作,这会带来如下可能性
关键字:
高阻态 OOC Xilinx
RFSoC正式发货 2017年10月9日,All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx)宣布其 Zynq UltraScale+ RFSoC 系列开始发货,该系列通过一个突破性的架构将 RF 信号链集成在一个单芯片SoC 中,从而为 5G 无线、有线 Remote-PHY 及其它应用的加速实现提供了可能。 实际上,今年2月Xilinx已经预发布
关键字:
Xilinx RFSoC
All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布其Zynq UltraScale+ RFSoC系列开始发货,该系列是通过一个突破性的架构将RF信号链集成在一个单芯片SoC中,致力于加速5G无线、有线Remote-PHY及其它应用的实现。基于16nm UltraScale+ MPSoC架构的All Programmable RFSoC在单芯片上
关键字:
Xilinx 5G
赛灵思、Arm、Cadence和台积公司今日宣布一项合作,将共同构建首款基于台积7纳米FinFET工艺的支持芯片间缓存一致性(CCIX)的加速器测试芯片,并计划在2018年交付。这一测试芯片旨在从硅芯片层面证明CCIX能够支持多核高性能Arm CPU和FPGA加速器实现一致性互联。 关于CCIX 出于功耗及空间方面的考虑,在数据中心内对应用进行加速的需求日益增长,诸如大数据分析、搜索、机器学习、4G/5G无线、内存内数据处理、视频分析及网络处理等应用,都已受益于可在多个系统部件中无缝移动
关键字:
Xilinx Arm
赛灵思、Arm、Cadence和台积公司今日宣布一项合作,将共同构建首款基于台积7纳米FinFET工艺的支持芯片间缓存一致性(CCIX)的加速器测试芯片,并计划在2018年交付。这一测试芯片旨在从硅芯片层面证明CCIX能够支持多核高性能Arm CPU和FPGA加速器实现一致性互联。
出于功耗及空间方面的考虑,在数据中心内对应用进行加速的需求日益增长,诸如大数据分析、搜索、机器学习、4G/5G无线、内存内数据处理、视频分析及网络处理等应用,都已受益于可在多个系统部件中无缝移动数据的加速器引擎。CC
关键字:
Xilinx 台积电
近日,由教育部高等学校电子信息类专业教学指导委员会和中国电子学会联合主办,arm、Xilinx、ST、ADI、Google等公司协办的 2017年第二届“全国大学生智能互联创新大赛”在重庆邮电大学举行了全国总决赛,最终在四个组别的激烈角逐中十六支队伍获得了一等奖,三支队伍赢得了企业特别奖。第二届全国大学生智能互联创新大赛从2017年1月份启动,历时8个月,共吸引了560余支队伍参赛。从参数的队伍数量和学生人数上均比去年有显著提升。本次大赛在吸收前一届比赛的经验基础上,分成了智能交通、智能医疗、智能家居、智
关键字:
arm Xilinx ST ADI
All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc.)今天在2017年度OpenHW 设计大赛和学术峰会上宣布,此次大会将着重展示赛灵思 All Programmable 技术面向新加坡智慧城市和智慧校园计划的优势。这个由赛灵思大学计划(XUP)所发起的竞赛和大会系与新加坡科技设计大学(SUTD)联合主办,并得到新加坡经济发展局(EDB)的支持,致力于通过产学研结合,共同推动基于赛灵思开放式All&nb
关键字:
Xilinx OpenHW
NVIDIA虽凭借通用GPU登上人工智能(AI)芯片一哥位置、但竞争对手早已在一旁虎视眈眈。
关键字:
Xilinx NVIDIA
Xilinx(赛灵思)是全球领先的可编程逻辑完整解决方案的供应商。Xilinx研发、制造并销售范围广泛的高级集成电路、软件设计工具以及作为预定义系统级功能的IP核。客户使用Xilinx及其合作伙伴的自动化软件工具和IP核对器件进行编程,从而完成特定Xilinx(赛灵思)是全球领先的可编程逻辑完整解决方案的供应商。 Xilinx研发、制造并销售范围广泛的高级集成电路、软件设计工具以及作为预定义系统级功能的IP核。客户使用Xilinx及其合作伙伴的自动化软件工具和IP核对器件进行编程,从而完成特定的逻辑
关键字:
Xilinx FPGA
Xilinx CoolRunner 系列CPLD器件分CoolRunner-Ⅱ系列和CoolRunner XPLA 3系列器件。1999年8月,Xilinx收购了Philips的CoolRunner生产线并开始提供XPLA(eXtenden Programmable Logic Array,加强型可编程逻辑阵列)系列器件
关键字:
Xilinx CoolRunner CPLD
xilinx介绍
Xilinx ZYNQ技术中心
一、Xilinx公司介绍
Xilinx是全球领先的可编程逻辑完整解决方案的供应商。Xilinx研发、制造并销售范围广泛的高级集成电路、软件设计工具以及作为预定义系统级功能的IP(Intellectual Property)核。客户使用Xilinx及其合作伙伴的自动化软件工具和IP核对器件进行编程,从而完成特定的逻辑操作。Xilinx公司成立于 1984年,Xilinx首创了现场可编程逻辑阵列 [
查看详细 ]
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473