首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> verilog-ieee

verilog-ieee 文章 最新资讯

基于FPGA的自适应均衡器的研究与设计

  • 摘要:近年来,自适应均衡技术在通信系统中的应用日益广泛,利用自适应均衡技术在多径环境中可以有效地提高数字接收机的性能。为了适应宽带数字接收机的高速率特点,本文阐述了自适应均衡器的原理并对其进行改进。最
  • 关键字: 自适应均衡器  宽带数字接收机  FPGA  Verilog HDL  

Verilog HDL设计进阶:有限状态机的设计原理及其代码风格

  • 由于Verilog HDL和 VHDL 行为描述用于综合的历史还只有短短的几年,可综合风格的Verilog HDL 和VHDL的语法只是它们各自语言的一个子集。又由于HDL的可综合性研究近年来非常活跃,可综合子集的国际标准目前尚未最后形
  • 关键字: Verilog  HDL  进阶  代码    

Verilog HDL硬件描述语言:task和function说明语句的区别

  • task和function说明语句的区别task和function说明语句分别用来定义任务和函数。利用任务和函数可以把一个很大的程序模块分解成许多较小的任务和函数便于理解和调试。输入、输出和总线信号的值可以传入或传出任务和函
  • 关键字: function  Verilog  task  HDL    

ALTECC_DECODER IP核的IEEE 1500 Wrapper设计

  • 摘要 IP核的广泛应用提高了电路集成的效率。由于众多功能各异的IP核集成在电路中,完善的测试机制是确保其正常工作的前提。因此,如何对IP核进行测试成为复用IP核技术必须解决的问题。IEEE Std 1500提供了IP核的测试
  • 关键字: IP核  IEEE 1500 Wrapper  Hamming码  

对 Verilog 和 VHDL 说再见!

  • 上周我跟我同事说,“ 两种语言阻碍了嵌入式系统开发人员和软件工程师借助Zynq SOCs来提升系统性能。”那就是“Verilog” 和 “VHDL”正如期待那样,这已经得到了解决—因为SD
  • 关键字: Verilog    VHDL    SDSoC  

基于FPGA的高速长线阵CCD驱动电路

  • 高速长线阵CCD(电荷耦合器)具有低功耗,小体积,高精度等优势,广泛应用于航天退扫系统中的图像数据采集。而CCD驱动电路设计是CCD正常工作的关键问题之一,CCD驱动信号时序是一组相位要求严格的脉冲信号,只有时序信
  • 关键字: CCD  线阵  FPGA  verilog HDL  

GPON系统1588时间同步技术的研究与应用

  • GPON作为移动通信的基站回传方案需要支持高精度的时间同步,本文首先简单介绍了IEEE 1588v2协议基本机制,然后分析了在GPON系统中实现1588的几大难点,并介绍了烽火GPON特殊系统框架下的时间同步实现方案架构,给出了可靠的测试数据,最后针对GPON系统时间同步还存在的问题提出了针对性的建议。
  • 关键字: 基站回传  时间同步  IEEE 1588v2  GPON  内部同步机制  

基于Verilog HDL的SVPWM算法的设计与仿真

  • 摘要:空间矢量脉宽调制算法是电压型逆变器控制方面的研究热点,广泛应用于三相电力系统中。基于硬件的FPGA/CPLD芯片能满足该算法对处理速度、实时性、可靠性较高的要求,本文利用Verilog HDL实现空间矢量脉宽调制算
  • 关键字: 同步电动机  电压型逆变器  Verilog HDL  

普通交换机在IEEE 1588时钟同步系统中的应用

  • 探讨了在通信网络结构相对简单的分布式测控系统中,采用普通以太网交换机实现IEEE 1588时钟同步应用方案。通过大量的实验数据来分析IEEE1588系统中使用普通交换机所导致的同步报文延迟对于时钟同步精度的影响,以及使用不同性能交换机的IEEE 1588系统所能够实现的时钟同步效果。研究结果表明,在主从时钟节点通过交换机直接连接以及网络流量很小的情况下,仍可以实现微秒级的时钟同步精度,由此验证了普通交换机的可行性。本文的工作可以为IEEE 1588协议在分布式测控系统中的进一步推广普及提供参考依据。
  • 关键字: IEEE 1588  时钟同步  报文延迟  以太网交换机  

一种高效网络接口的设计

  • 为了得到比传统片上网络的网络资源接口(NI)更高的数据传输效率和更加稳定的数据传输效果,提出了一种新的高效网络接口的设计方法,并采用Verilog HDL语言对相关模块进行编程,实现了高效传输功能,同时又满足核内路由的设计要求。最终通过仿真软件Xilinx ISE Design Suite 12.3和ModelSim SE 6.2b得到了满足设计要求的仿真结果。
  • 关键字: 片上网络  网络资源接口  核内路由  Verilog HDL  

新一代以太网标准获批 网速提高至少5倍

  •   据外媒报道,过去10年PC性能飞速发展,但以太网数据传输速率与10年前相比没有什么提升,还是1Gbps。IEEE(国际电气和电子工程师学会)刚刚批准了名为802.3bz的新一代以太网标准,新标准网速可以提升到2.5Gbps和5Gbps,比当前标准提升至多5倍。   值得指出的是,数据传输速率达到10Gbps的网络并非新技术,但设备成本仍然远超大多数普通消费者的预算。   因此,新标准将给家庭用户带来实实在在的实惠。   速度提升并非是新标准的唯一亮点,它还可以保留现有的网线。虽然其他网络设备需要
  • 关键字: 以太网  IEEE  

基于Xilinx V5的DDR2数据解析功能实现

  • 基于Xilinx V5的DDR2数据解析功能实现,摘要:介绍了一种基于Xilinx V5芯片的硬件板卡上,利用Verilog硬件编程语言,来实现DDR2对数据文件解析的目的:分析了CPCI总线与FPGA之间的通信特点;然后根据收到的数据文件要求,介绍了DDR2的使用方法;最后介绍了对
  • 关键字: Xilinx Verilog  DDR2  数据解析  信号波形  

混合同余法产生随机噪声的FPGA实现

  • 混合同余法产生随机噪声的FPGA实现,摘要:随着电子对抗技术的快速发展,在有源式干扰机中需要用到数字高斯白噪声。通过对混合同余法产生随机序列的原理研究,本文提出了一种利用FPGA产生高斯白噪声的方法。该方法在PC主控端的控制下,采用ROM查找表的方
  • 关键字: 高斯白噪声  混合同余法  FPGA  Verilog HDL  

国内外无线传感器网络专利分析

  •   传感器网络技术的发展和应用取得了很大的进展。在家庭自动化、工业自动化、楼宇控制、智能计量和电源管理市场等市场尤为显著。同时,无线传感器网络的标准制订工作进展迅速,大大减少了智能传感器和无线传感器网络的复杂性。美国颁布的专利总数依然逐年增加,2009年颁布的专利是2005年的两倍以上,这表明无线传感器网络技术的研发活动在近几年十分强劲。   信息革命的第三次浪潮正悄然来临并将最终改变社会、企业、社区和个人生活的方式。这次信息革命既是大家热论的物联网,也是新一代互联网和无处不在计算模式的最新版本。为使物
  • 关键字: 无线传感器  IEEE  

IEEE成立25G/50G和200G以太网标准工作组

  •   Lightwave消息,IEEE上月初批准制定25G,50G和200G以太网的计划。这些新以太网标准的制定工作将采取两个新项目的形式以及通过对现有IEEE P802.3bs 400G以太网项目的修订来完成。新的P802.3cc目标是25G以太网,新的P802.3cd瞄准50G以太网以及基于50GbE的100GbE和200GbE。   P802.3cc 25Gb/s 基于单模光纤的工作组将开发10公里和40公里物理层标准。这个工作将是现有P803.3by 25Gb/s工作的配合。另外,IEEE P80
  • 关键字: IEEE  50G  
共358条 8/24 |‹ « 6 7 8 9 10 11 12 13 14 15 » ›|

verilog-ieee介绍

您好,目前还没有人创建词条verilog-ieee!
欢迎您创建该词条,阐述对verilog-ieee的理解,并与今后在此搜索verilog-ieee的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473