- 国际在线消息:亚太地区ICT行业盛会——“2015年中国国际信息通信展览会”,日前在北京中国国际展览中心开幕。联芯科技作为大唐电信旗下最主要的集成电路设计企业,在本届盛会上展示了其国内率先商用的4G 28nm芯片平台LC1860,以及基于该芯片的多款商用及行业应用终端。LC1860芯片平台采用的SDR软件无线电技术更成为展示一大亮点,联芯科技也是全球首家把SDR商用化做出4G五模终端产品的公司。
3S+IoT战略 顺应集成电路大发展
集成电路
- 关键字:
联芯科技 SDR
- 特权同学对存储器的认识也许还很肤浅,但是不要紧,学习靠积累,靠总结。希望在大话存储器的一些文章里总结归纳一些和存储器相关的知识,也希望能够理出一条清晰的思路,让大家也让我自己对存储器有更深入的认识何了解。
提到存储器相信没有人会陌生,也许你的第一反应会是PC机的内存条、硬盘,如果你是个电子行业的学生或者从业者,你也许还会想到FLASH、SRAM、SDRAM、EEPROM等等。的确,信息时代的存储器可谓无处不在,也正是因为有了存储器,才让计算机(特权同学认为这个计算机的概念不仅仅是电脑,嵌入式的任
- 关键字:
存储器 SDRAM
- 七、SDRAM工作时钟相位偏移计算
从上篇文章中我们知道,我们的数据是要经过一定的延时才会到达目标器件的,这个延时也就是相对于源寄存器的时钟发射沿的时间延时,数据在源寄存器时钟的上升沿到来时输出,经过FPGA的走线,PCB走线等,到达目标寄存器的数据端口时会有一定的延时,而这个数据要想被目标器件的目的寄存器锁存,那么,目的寄存器的锁存时钟应该尽量在数据的有效窗口内才能确保数据被捕获成功。所谓数据的有效窗口,就是数据在两次变化之间的中间部分,也是数据最稳定的部分。
所以,要想将数据正确捕获,
- 关键字:
FPGA SDRAM
- 下面我们进入正题,今天我们讲时序
一、从静态时序分析说起
我理解的静态时序分析,就是我们在不加激励的情况下,通过对电路进行时序的延迟计算,预计电路的工作流程,对电路提出我们需要的一些约束条件,比如我们需要从A寄存器到B寄存器的延迟不能大于10ns,如果我们不添加时序约束,综合工具可能会有好几条路径,按照它自己的要求来布局布线,那么从A寄存器到B寄存器的时间就有可能是20ns或者15ns之类的路径,而我们需要的是不能大于10ns,因此,我们需要添加时序约束,再根据特定的时序模型,使我们的系统
- 关键字:
FPGA SDRAM
- 今天我们来讲的是SDRAM的架构以及设计,这也是小墨第一次接触架构,也谈不上给大家讲,就是把我理解的当做一个笔记分享给大家,有什么错误也请积极指正,毕竟我也是没有老师教,也是自己摸索的,难免有些不合理的地方。
一、SDRAM 工作部分
1、上电初始化
我们先来看第一部分,上电初始化。上电初始化我们知道,上电之后我们需要等待200us的稳定期,这段时间我们可以用一个定时器来计数,这没什么问题,然后进入的是预充电部分,这个时候,预充电的时候,sdram_cmd
- 关键字:
FPGA SDRAM
- 其实说实话这一个月来也没怎么看新知识,大体梳理了一下以前学过的知识,回顾了一下SOPC的学习。对于SOPC的学习我打算暂时先放一放,因为前面还有一个要写的没有完成,也是一直以来无法写起的一个题目,就是今天我们要写的SDRAM的操作。等写完这个,我们再回到SOPC,带领大家调USB2.0!
由于SDRAM本身就是一个比较复杂的东西,之前小墨在学这方面东西的时候感觉很是吃力,于是那时候便暂时放下了,知道年后这段时间,小墨又重新拾起这个知识点,想要一口气把它调通了,再往下看其他的东西。学SDRAM,理
- 关键字:
FPGA SDRAM
- SOPC的课程已经结束了,短短4天,要消化的内容还真不少。今天又开始了DDR2 SDRAM的课程,其实在我来北京之前他们已经开始SDRAM的课程了,想起我做SDRAM的时候,真的是好费劲,又没人指点,代码写了一大串,前仿真也做的差不多,后仿就不行了,有些东西不知道怎么解决,还涉及到时序约束这门听起来高大上的知识,所以那段时间把我纠结的不轻。看样子在我离开北京之前这边应该是一直讲SDRAM了,上课的是李凡老师,一个很和蔼,很低调的老师,据说已经做了三四十年的工程师了,也是国内顶尖的人物了。打算这几天好好
- 关键字:
SOPC SDRAM
- 鉴于SDR的接收器仅仅由一个低噪声放大器 (LNA) 和一个滤波器和ADC组成,随着半导体行业在RF采样模数转换器 (ADC) 领域的进步,那些预见到真正软件定义无线电 (SDR) 的系统工程师们借此得以实现了之前的设想。例如:在RF波段范围处于700MHz到3.8GHz之间的蜂窝通信基础设施中,这一愿望就将很快成为现实。这是因为随着越来越多功能越来越强大的设备的涌现,能够满足用户对更小外形尺寸、更低系统功耗和更高密度的要求,从而让
- 关键字:
无线电 SDR
- 项目主要内容:
运动目标的检测与跟踪已在众多的领域得到了广泛的应用,但是由于嵌入式处理器自身的速度限制,此类应用主要集中在PC机上,相对来说,成本较高而且灵活性和移动性能不够好。将此算法应用到嵌入式系统上能有效地降低成本、提高设备的移动性和灵活性、减小设备体积,具有实际意义。
由于目前嵌入式处理器速度和处理器硬件结构的限制,常用的嵌入式微处理器(比如ARM9、XScale)很难达到实时高速检测跟踪的要求。于是为了达到高速精确检测和跟踪多运动目标的要求,综合考虑FPGA各方面的优点,本项目提
- 关键字:
SDRAM Ethernet
- 7.6 典型实例13:SDRAM读写控制的实现与Modelsim仿真
7.6.1 实例的内容及目标
1.实例的主要内容
本节旨在通过分析SDRAM控制器,介绍了SDRAM的基本工作模式。最后使用Modelsim对读写控制器进行仿真,帮助读者进一步了解一个真实的器件模块是如何进行Modelsim仿真的。
2.实例目标
通过本实例,读者应达到下面的目标。
· 了解SDRAM存储器的工作模式。
· 熟悉Modelsim仿真的基本流程。
- 关键字:
SDRAM Modelsim
- 1 总体方案设计
畜牧养殖智能消毒机器人控制系统由机器人智能控制模块、监视模块、及无线网络通讯模块等三大部分组成。工作过程是通过接入互联网的手机或者微型计算机客户端通过无线网络向远程的机器人发送控制指令代码,期间传输信号由发送端使用加密狗加密。当信号经互联网发送到接收终端时,智能消毒机器人网络模块把接收的指令传送到处理器,处理器指示驱动模块驱动智能消毒机器人执行动作。运动的同时监视模块把采集到的图像通过无线互联网传输到客户机端,其整体结构如图1所示。
1.1 智
- 关键字:
ARM7 SDRAM
- “数字电视机顶盒”,它是一种将数字电视信号转换成模拟信号的变换设备,它对经过数字化压缩的图像和声音信号进行解码还原,产生模拟的视频和声音信号,通过电视显示器和音响设备给观众提供高质量的电视节目。它采用了兼容的办法,在中国一直延续到现在。本文介绍了几种数字电视机顶盒的设计和使用,供大家参考。
数字电视机顶盒导航式操作系统设计方案
本文对机顶盒各项业务和操作功能进行模块化细分归类,借鉴目前主流消费电子产品操作系统的模式,采用导航式操作系统,在主菜单上使用M×
- 关键字:
SDRAM CPLD
- 当前,广播电视正处于模拟技术向数字技术,单向广播向双向交互式传输,基本业务向扩展和增值业务的过渡和发展阶段。数字有线电视机顶盒正是这一发展阶段的产物。借助机顶盒,人们不仅可以用原有的模拟电视收看数字电视节目,还可利用数字机顶盒交互式功能获得电子节目指南(EPG)、视频点播(VOD)、收发电子邮件、数据广播、远程教育等增值服务。具体操作上,需要在用户终端的模拟电视机上加装机顶盒以完成数字电视信号和数据的接入,并完成视音频信号的解码输出。本文介绍了机顶盒系统的硬件设计。
器件的选型
选择芯片时
- 关键字:
CX2443x SDRAM
- 这次NI似乎是有备而来。针对SDR(软体定义无线电)所推出的LabVIEW communications,就意义上,很明显就是为了无线通讯系统所打造的专属版本。
- 关键字:
NI SDR
ref-sdr-sdram介绍
您好,目前还没有人创建词条ref-sdr-sdram!
欢迎您创建该词条,阐述对ref-sdr-sdram的理解,并与今后在此搜索ref-sdr-sdram的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473