- Altera公司(Nasdaq: ALTR) 日前宣布,提供FPGA业界的第一款用于OpenCL™ 的软件开发套件(SDK) (开放计算语言) 的软件开发套件,它结合了FPGA强大的并行体系结构以及OpenCL并行编程模型。利用这一SDK,熟悉C语言的系统开发人员和编程人员能够迅速方便的在高级语言环境中开发高性能、高功效、基于FPGA的应用。
- 关键字:
Altera FPGA OpenCL
- 主要FPGA供应商已经开始销售集成了硬核处理器内核的低成本FPGA器件,SoC类FPGA器件最终会成为主流。为能够充分发挥所有重要FPGA的灵活性,这些器件提供了FPGA设计人员和软件工程师还不熟悉的新特性。设计人员需要考虑
- 关键字:
FPGA SoC
- 帧存是图形处理器与显示设备之间的数据通道,所有要显示的图形数据首先是存放在帧存之中,然后才送出去显示的,因此帧存的设计是图形显示系统设计的一个关键。传统上,可以用来设计帧存的存储器件有多种,如DRAM、VR
- 关键字:
FPGA 帧
- FPGA构成3/3相双绕组感应发电机励磁控制系统 1系统简介3/3相双绕组感应发电机带有两个绕组:励磁补偿绕组和功率绕组,如图1所示。励磁补偿绕组上接一个电力电子变换装置,用来提供感应发电机需要的无功功率,使功率绕
- 关键字:
FPGA 双绕组 感应发电机 励磁控制
- 在可靠的通信系统中,要保证接收端能正确解调出信息,必须要有一个同步系统,以实现发送端和接收端的同步,因此同步提取在通信系统中是至关重要的。一个简单的接收系统框图如图1所示。 本文介绍一种基于现场可编程门
- 关键字:
FPGA 帧同步 法的研究
- 同步数字系统中的时钟信号(如远程通信中使用的)为系统中的数据传送定义了时间基准。一个时钟分配网络由多个时钟信号组成,由一个点将所有信号分配给需要时钟信号的所有组件。因为时钟信号执行关键的系统功能,很显然应给予更多的关注,不仅在时钟的特性(即偏移和抖动)方面,还有那些组成时钟分配网络的组件。
FPGA开发团队不断面临过于繁琐、复杂的时钟网络的挑战。各种因素,包括不断增加的I/O需求、降低成本的要求和减少印刷电路板设计更改的需要,迫使设计人员重新审视时钟网络。本文将探讨FPGA时钟分配控制方面的挑战
- 关键字:
FPGA 时钟
- 网络化运动控制是未来运动控制的发展趋势,随着高速加工技术的发展,对网络节点间的时间同步精度提出了更高的要求。如造纸机械,运行速度为1 500~1 800m/min,同步运行的电机之间1μs的时间同步误差将造成30 μm的运动误差。高速加工中心中加工速度为120 m/min时,伺服电机之间1μs的时间同步误差,将造成2 μm的加工误差,影响了加工精度的提高。
分布式网络中节点的时钟通常是采用晶振+计数器的方式来实现,由于晶振本身的精度以及稳定性问题,造成了时间运行的误差。时
- 关键字:
FPGA 时钟频率
- 随着诸如无线、有线和医疗/图像处理应用的带宽需求不断提高,设计师们必须依赖必要的工具集来获得其所需的实时信号处理功能。在无线领域,例如现有的3G 网络覆盖,如HSPA+和EV-DO(即3G+)以及现在新兴的4G部署,主要的关注焦点在于数据吞吐量和回传的要求。它们要能够支持迅速增长的用户群,以及使用这些技术实现的无数视频和数据应用。因此就需要高速处理能力,以及同样重要的高度可靠、高吞吐量和低延迟的接口协议,来支持这些应用中所必需的各种DSP(DSP farm)、协同处理和桥接应用的需要。并且与大多数系统
- 关键字:
FPGA RapidIO
- 摘要:随着FPGA容量、功能以及可靠性的不断提高,采用FPGA设计数字电路已经成为数字电路系统领域的主要设计方式。在以DSP为主处理器,FPGA为协处理器,基于“软件无线电”技术的TD-SCDMA通用开发平台中,成功地采用FPGA完成一系列数据量大、重复性强、速度要求高的数字信号处理运算和相关数据接口。在这种平台中采用不同的软件,便可以对TD-SCDMA协议栈软件、物理层软件、手机芯片和移动终端等相关产品进行测试验证,具有很好的市场前景。
随着微电子技术的飞速
- 关键字:
FPGA TD-SCDMA
- 介绍
软件无线电(SDR)是具有可重配置硬件平台的无线设备,可以跨多种通信标准。因为具有更低的成本、更大的灵活性和更高的性能,软件无线电已迅速成为军事、公共安全和商用无线领域的事实标准。SDR成为商用流行的主要原因之一是它能够对多种波形进行基带处理和数字中频(IF)处理。IF处理将数字信号处理的领域从基带扩展到RF。支持基带和中频处理的能力增加了系统灵活性,同时减小了制造成本。
基带处理
--- 无线标准不断地发展,通过先进的基带处理技术如自适应调制编码、空时编码(STC)、波束赋形
- 关键字:
FPGA 无线电
- 洗片机作为一种用于X射线透射胶片和CT胶片的显影、定影、清洗和烘干的仪器,在当今各行业都有着广泛的应用。传统的洗片机由于自动化程度不高,所以对操作人员有严格的技术要求,药液日积月累也会对人体造成一定的伤害,并且社会的发展也对洗片机的精度提出了越来越高的要求,所以新型的高自动化,高精度的洗片机日益成为研究的重点。本文重点介绍了FPGA在这样一种新型洗片机控制系统中的应用。
洗片机工作原理及实现方案
洗片过程主要由显影、定影、冲洗和烘干四部分组成。胶片先后经由滚轴传送至显影及定影箱
- 关键字:
FPGA 洗片机
- 视频图像信号处理(ISP)从模拟信号时代发展而来,已经经历了很长一段时期。今天,数字信号处理实现了可以在位级进行图像数据处理,为图像质量提供了前所未有的控制。数字信号处理显然不等同于数字信号处理器或DSP。虽然DSP已经被广泛用于视频图像信号处理的数字领域,ISP可以由各种处理器件实现,如DSP、ASIC、ASSP和越来越多的现场可编程门阵列,即FPGA。
为什么使用FPGA?
有几个原因推动了FPGA的日益普及。这些原因中的两个反映了安防摄像机的最新趋势,大大增加了需要处理的
- 关键字:
FPGA 图像信号
- 视频显示器市场分为:大批量应用,如台式机、笔记本显示器和电视机面板;中等批量应用,如小型人机接口(HMI)面板和大尺寸数字标牌。本文将探讨的是大尺寸显示器面板应用(表1),其中FPGA是一个备受关注的选择,它可以满足紧迫的产品周期和大量的高速接口和处理需求。
有3个常用的显示标准:7:1低压差分标准(LVDS),数字视频接口(DVI)和高清多媒体接口(HDMI)。
表1:大尺寸显示面板应用概述。
7:1 LVDS
需要一个集成的LCD显示
- 关键字:
FPGA 视频
- 图像传感器可以说是在数字视频或静止相机中视频或静止图像处理流水线的最重要部分。如果没有传感器,就没有图像信号可进行处理。众所周知传感器是非标准化的。在采用的方案中,它们有以下的不同之处:
转换可见光或红外光为电信号的方式;尤其是在该信号离开这块芯片之前,对这个信号采用的编码和压缩(有时)的方式。
对传感器内部的寄存器进行编程的方式,以调整增益、曝光时间、传感器模式(如线性、HDR),传感器图像坐标等。
实现特殊功能的方式,如高(或宽)动态范围(HDR/WDR);例如通过在同一封装中的
- 关键字:
FPGA 传感器
fpga-nios介绍
您好,目前还没有人创建词条fpga-nios!
欢迎您创建该词条,阐述对fpga-nios的理解,并与今后在此搜索fpga-nios的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473