首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> dsp+cpld

dsp+cpld 文章 最新资讯

基于FPGA和多DSP的高速视觉测量系统的研究

  • 针对高速视觉测量系统数据处理速度快、数据处理量大的特点,将FPGA技术与DSP技术相结合,研究了一种基于FPGA和多DSP的多通道并行处理的高速视觉测量系统。详细介绍了FPGA技术与多DSP技术在数字图像处理过程中的不同应用、高速视觉测量系统的总体结构以及各部分的工作原理。
  • 关键字: 高速视觉测量系统  DSP  FPGA  

基于CPLD的雷达仿真信号的设计

  • 雷达信号的仿真是测试系统中必不可少的。但采用函数/任意波发生器组成测试系统,不仅增加系统成本,而且还给系统软件设计增加不必要的负担。为此,提出了一种基于CPLD的雷达仿真信号的实现方案,它能为机载雷达测试系统提供所需的多种典型的重频脉冲及制导信号。
  • 关键字: 雷达信号  任意波发生器  CPLD  

基于单片机及CPLD的B超VGA检测工装设计

  • 由于B超中为了增强图像分辨率,通道都比较多,大多是16、24、48、64甚至更多通道。这些通道电子元器件完全一样,要求各通道的一致性要好,在装整机前,最好有测试手段和方法,对所有通道能进行测试,以去除器件本身和焊接电路板中出现的问题,基于此目的,本人设计了B超检测工装。
  • 关键字: B超检测工装  图像分辨率  CPLD  

CPLD在爆速仪技术中的应用

  • 爆速仪是一种用来测量火药爆炸速度的仪器,其性能的优劣及稳定性对测速的结果将有直接影响。传统爆速仪的前端计数电路一般都是采用分立元器件实现,结构拥挤,且保密性不高。为了在满足爆速仪设计的微型化的同时满足较高时钟要求,在爆速仪的前端计数模块和自检电路部分的设计中利用CPLD器件代替传统的分立元器件电路,并利用Qu-artusⅡ软件对设计进行仿真。
  • 关键字: 爆速仪  计数器  CPLD  

基于CPLD的FPGA快速配置电路的设计

  • 介绍了采用CPLD和Flash器件对FPGA实现快速并行配置,并给出了具体的硬件电路设计和关键模块的内部编程思路。
  • 关键字: FPGA配置  JTAG  CPLD  

基于计算机总线的CPLD加密电路设计

  • 随着软件产品的广泛应用,对软件的知识产权保护也开始重要。软件产品通过系列号码加密,每一个软件均有唯一的产品系列号码。软件产品配置加密电路板后,软件产品和该产品软件加密板同时售出,用户在使用时一套软件要配备一块加密板,通过控制加密板,就可以保证软件产品安全。
  • 关键字: 知识产权保护  加密电路板  CPLD  

基于CPLD的电子秤逻辑接口设计

  • 借助EDA工具软件设计了一个逻辑控制部件,解决了CPU寻址空间不足、接口功能不全等问题。此基于CPLD的可重构硬件数字平台具有可移植性,使CPU对外接器件近似透明,在更换其他类型CPU后,仅做少量软件和硬件修改即可升级成为新系统。
  • 关键字: 逻辑控制  EDA  CPLD  电子秤  

基于CPLD的电池供电系统断电电路的设计

  • 今天,大多数的CPLD(复杂可编程逻辑器件)都采用可减少功耗的工作模式,但当系统未使用时,应完全切断电源以保存电池能量,从而实现很多设计者的终极节能目标。描述了如何在一片CPLD 上增加几只分立元件,实现一个节省电池能量的系统断电电路。
  • 关键字: 按键开关矩阵  系统断电电路  CPLD  

基于DSP的嵌入式导航计算机系统中CPLD器件软件更新的实现

  • 针对嵌入式导航计算机系统中CPLD器件软件更新需求,提出了通过串行方式基于DSP的CPLD软件更新方案,通过DSP的I/O口模拟CPLD的JTAG时序逻辑,将由串口接收到的CPLD配置信息文件,移入到其内部逻辑中,从而实现软件更新。分析研究了实现该方案需解决的硬件和软件中的关键问题,设计实现了提出的CPLD器件软件更新方案,并在实际的导航计算机系统中进行了验证和应用。
  • 关键字: CPLD器件软件更新  DSP  JTAG  

基于CPLD的高效多串口中断方案

  • 在嵌入式系统中,花费大量的中断源来扩展串口无疑是大量的资源浪费。针对这种情况,为了节省紧张的系统资源,本文提出一种实现高效多串口中断方案,可以利用单一的中断源来管理多个扩展串口,并保证多个串口中断的无漏检测与服务。
  • 关键字: 多串口中断源  电平转换  CPLD  

FPGA与DSP协同处理系统设计之:典型实例-整数DCT变换的设计与实现

  • 本节旨在设计实现了视频压缩标准H.264算法中的整数DCT变换部分,帮助读者了解并行流水设计技巧在算法优化中的作用。
  • 关键字: DSP  协同处理  FPGA  整数DCT变换  H.264  

FPGA与DSP协同处理系统设计之:典型实例-FPGA片上硬件乘法器的使用

  • 在FPGA+DSP系统设计系统中,FPGA经常作为DSP的协处理器来辅助完成一些计算任务。而这些计算工作中最消耗时间的就是乘法运算,因此本实例的主要内容就是帮助读者学会调用硬件乘法IP核。
  • 关键字: DSP  协同处理  FPGA  硬件乘法器  

FPGA与DSP协同处理系统设计之:FPGA+DSP协同平台的调试技巧和注意事项

  • 作为双芯片的协同系统,调试的开始阶段需要对每个芯片进行单独测试。这种情况下就需要避免另外一个芯片对调试产生影响,比较好的办法就是让它停止工作。
  • 关键字: DSP  协同处理  FPGA  内部逻辑分析仪  隔离调试  

FPGA与DSP协同处理系统设计之: FPGA与DSP的通信接口设计

  • 以上的接口中,比较常用的接口是EMIF和HPI。其中总线接口需要协议支持,开发难度较大,串行接口开发简单,但是速率较慢。VPORT等特殊接口一般是在特定的场合下应用,不具备通用性,而且需要修改DSP驱动,开发周期较长。
  • 关键字: DSP  协同处理  FPGA  通信接口  EMIF  HPI  BlockRAM  

FPGA与DSP协同处理系统设计之: 基于FPGA+DSP协同处理平台的优势和适用领域

  • FPGA的一个重要的应用领域就是数字信号处理,随着FPGA密度和速度的提高,现在FPGA已经可以胜任一些原来只有专用芯片或者多DSP才能完成的计算任务。
  • 关键字: DSP  协同处理  FPGA  
共4596条 17/307 |‹ « 15 16 17 18 19 20 21 22 23 24 » ›|

dsp+cpld介绍

您好,目前还没有人创建词条dsp+cpld!
欢迎您创建该词条,阐述对dsp+cpld的理解,并与今后在此搜索dsp+cpld的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473