- 可编程逻辑器件(PLD)的两种主要类型是现场可编程门阵列(FPGA)和复杂可编程逻辑器件(CPLD)。根据半导体行业协会提供的数据,PLD现在是半导体行业中增长最快的领域之一,高性能PLD现在已经从采用最先进的标准单元技术制
- 关键字:
PLD FPGA CPLD
- 引言基于DSP的图像采集与处理系统与传统的PC端的系统相比,具有功耗低、携带方便、处理速度快的特点,被广泛使用在图像采集与处理领域。DSP(Digital Signal Process or)芯片也称数字信号处理器,是TI公司推出的专
- 关键字:
异步FIFO TVP5150 DSP 中断 CPLD
- 现场可编程门阵列(FPGA)作为专用集成电路(ASIC)领域的一种半定制电路,可以根据设计的需要灵活实现各种接口或者总线的输出,在设备端的通信产品中已得到越来越广泛的使用。FPGA 是基于静态随机存储器(SRAM)结构的,
- 关键字:
FPGA CPLD 控制器 从并 加载
- 电动舵机作为导弹飞行的执行机构,其体积重量的减少有利于导弹性能的提升。为了减小体积重量和节约成本,电动舵机采用三相无刷直流电机+滚珠丝杠直连式结构,采用一个控制器来控制四路舵机。介绍了控制器的硬件结构方案和控制策略,控制器以DSP+CPLD为核心架构,采用位置、速度双闭环PI控制,实现单一控制器同时控制四套电动舵机相互独立工作。实验结果表明,控制器可以正常工作,舵机带宽可达到25Hz。
- 关键字:
电动舵机 DSP CPLD 三相无刷直流电机
- 上海安路信息科技有限公司宣布在其主力FPGA产品EAGLE系列之外,再添CPLD产品ELF系列。本次增添的器件包括ELF300和ELF650,目前公司开始对这两颗器件批量供货。
ELF系列CPLD作为拥有软、硬件完全知识产权的国内首款非易失性无限重构可编程逻辑器件,ELF的量产将打破国外巨头在CPLD市场长期垄断的局面。CPLD被广泛应用于消费类、通信、工控、加密、汽车、医疗、军工航天等等多个领域。
上海安路销售副总裁卢鹏表示:“ELF相比同等规模国外器件,将提供给客户更好
- 关键字:
上海安路 CPLD
- CAN总线与一般的串行通信总线相比,它的数据通信具有可靠性高,实时性高,灵活性强等优点,不仅广泛应用于汽车行业,而且扩展到了机械工业、机器人、数控机床等诸多领域。尤其在大量数据通信处理中,高可靠性及实时响应的场合,单通道CAN总线不能满足实际通信的要求。为此,介绍一种基于多通道实时CAN模拟器的设计方案。
步骤/方法
1
CAN总线与一般的串行通信总线相比,它的数据通信具有可靠性高,实时性高,灵活性强等优点,不仅广泛应用于汽车行业,而且扩展到了机械工业、机器人、数控机床等诸多领域。尤
- 关键字:
CAN CPLD
- 罗姆推出FPGA用电源稳压器及模块, 近年来,电子设备(应用)的多样化与高性能化以惊人的速度不断发展。可以说,这种趋势使各产品的开发周期缩短,并给半导体技术带来了巨大的发展空间。在这种背景下,被称为FPGA的LSI为电子设备的开发作出了巨大贡献,
- 关键字:
FPGA IP 嵌入式 PLD CPLD
- 尽管很多人听说过FPGA和CPLD,但是关于FPGA与CPLD之间的区别,了解的人可能不是很多。虽然FPGA与CPLD都是“可反复编程的逻辑器件”,但是在技术上
- 关键字:
FPGA 实战演练 CPLD
- QPSK是数字通信系统中一种常用的多进制调制方式。其调制的基本原理:对输入的二进制序列按每两位码元分为一组,用载波的四种相位表征它们。实际
- 关键字:
QPSK调制 CPLD
- 基于MAX 7 0 0 0A与CYUSB3014的USB3.0数据采集系统的设计, 0 引言目前高速数据采集技术越来越得到人们的重视,传统的USB 2.0采集平台理论带宽只有480 Mbps,实际传输能力只有30 Mb/s左右,而USB 3.0采集平台理论带宽达到了5Gbps,能有效解决USB2.0采集系统的缺陷。目前一些
- 关键字:
USB3.0 CPLD CYUSB3014 数据采集
- 一种通用基于CPLD实现的CAN接口连接设计, 摘要:介绍一种基于CPLD实现的DSP或ARM处理器与CAN总线控制器SJA1000接口连接设计。通常DSP或ARM处理器都有独立的地址和数据总线,而SJA1000采用的是地址、数据分时复用总线,它们不能直接连接。该设计主要是通过CP
- 关键字:
CPLD CAN控制器 SJA1000T ARM DSP 微处理器
- 微软计划以FPGA提升数据中心服务器效能, 微软(Microsoft)正探索将现场可编程闸阵列(FPGA)导入其资料中心伺服器的可能性。虽然目前这还只是一个初步的概念,但它可望缓减目前在网路效能所面临的挑战。微软伺服器工程副总裁Kushagra Vaid在日前举行的Linley
- 关键字:
微软 FPGA IP 嵌入式 PLD CPLD SoC
- 当产生门控时钟的组合逻辑超过一级时,证设计项目的可靠性变得很困难。即使样机或仿真结果没有显示出静态险象,但实际上仍然可能存在着危险。通常,我们不应该用多级组合逻辑去钟控PLD设计中的触发器。 图1给出一个含有险象的多级时钟的例子。时钟是由SEL引脚控制的多路选择器输出的。多路选择器的输入是时钟(CLK)和该时钟的2分频 (DIV2)。由图1的定时波形图看出,在两个时钟均为逻辑1的情况下,当SEL线的状态改变时,存在静态险象。险象的程度取决于工作的条件。 多级逻辑的险象是可以去除的
- 关键字:
FPGA CPLD
- 摘 要: 高压钠灯是城市照明的重要设备, 其供电电源对照明节能的效果和钠灯工作的可靠性具有十分重要的意义。针对交流调压电源应用于城市路灯节能照明这一特殊场合, 分析了其带电流检测的非互补式控制方式的工作过程, 并采用CPLD 设计了一种相应的PWM 时序产生电路, 节能照明电源采用此种斩波时序电路后可以带感性、阻性、容性负载, 工作稳定。 0 引 言 近年来, 城市的照明节能工作
- 关键字:
PWM CPLD
- 尽管很多人听说过FPGA和CPLD,但是关于FPGA与CPLD之间的区别,了解的人可能不是很多。虽然FPGA与CPLD都是“可反复编程的逻辑器件”,但是在技术上却有一些差异。简单地说,FPGA就是将CPLD的电路规模、功能、性能等方面强化之后的产物。(特权同学版权所有)
一般而言, FPGA与CPLD之间的区别如表1.1所示。(特权同学版权所有)
表1.1 FPGA和CPLD的比较
总而言之,FPGA和CPLD最大的区别是他们的存储
- 关键字:
FPGA CPLD
cpld-jtag接口介绍
您好,目前还没有人创建词条cpld-jtag接口!
欢迎您创建该词条,阐述对cpld-jtag接口的理解,并与今后在此搜索cpld-jtag接口的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473