首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> cpld/fpga

cpld/fpga 文章 最新资讯

FPGA与DSP信号处理系统的散热设计

  • FPGA与DSP信号处理系统的散热设计,引言
    随着系统性能的不断提升,系统功耗也随之增大,如何对系统进行有效的散热,控制系统温度满足芯片的正常工作条件变成了一个十分棘手的问题。通常使用风冷技术对系统进行散热。采用风冷技术时要重点考虑散热
  • 关键字: 散热  设计  理系  处理  DSP  信号  FPGA  

高速突发模式误码测试仪的FPGA实现方案

  • 摘要:突发模式误码测试仪与一般连续误码测试仪不同,其接收端在误码比对前要实现在十几位内,对具有相位跳变特点的信号进行时钟提取和数据恢复,并且在误码比对时须滤除前导码和定界符,仅对有效数据进行误码统计。
  • 关键字: FPGA  模式  误码测试仪  实现方案    

基于CPLD的数字电压表设计

  • 双积分型ADC具有转换精度高,速度慢的特点,因而被广泛应用于高精度数字仪器仪表中。该设计的主要创新点是以可编程器件(CPL-D)为核心,采用积分电路、检零比较器等组成16位ADC,控制部分采用51单片机,能实现自动量程转换。由于采用了CPLD技术,减少了外界干扰和所占空间,而且大大提高了系统的响应时间,提高了数字电压表的性能。
  • 关键字: CPLD  数字  电压表设计    

基于FPGA的UART设计与实现

  • 介绍了应用现场可编程门阵列(FPGA)设计和实现通用异步收发器UART的方法。采用有限状态机模型形式化描述了UART的功能,在此基础上用硬件描述语言VHDL编程实现了UART,并使用QuartusⅡ软件中的嵌入式逻辑分析仪SignalTapⅡ对数据传输进行了检测,验证了设计的正确性。
  • 关键字: FPGA  UART    

基于FPGA的短波发射机自动调谐系统的设计

  • 1.前言短波发射主要用于各广播电台之间,各核潜艇之间的相互通信。发射机主要由电控逻辑装置、过荷保...
  • 关键字: FPGA  短波发射机  自动调谐系统  

基于CPLD的图像传感器非均匀性校正研究

  • 图像传感器是现代视觉信息获取的一种基础器件,它将入射到光敏面上按空间分布的光强信息转换为按时序输...
  • 关键字: CPLD  图像传感器  非均匀性校正  

基于FPGA的8B/10B编解码设计

  • 摘要:为提高8B/10B编解码的工作速度和简化逻辑方法,提出一种基于FPGA的8B/10B编解码系统设计方案。与现有的8B/10B编解码方案相比,该方案是一种利用FPGA实现8B/lOB编解码的模块方法,接收模块在收到外部发送的
  • 关键字: FPGA  10B  编解码    

基于WCDMA速率适配算法的FPGA设计

  • 基于WCDMA速率适配算法的FPGA设计,随着因特网爆炸性的增长以及各种无线业务需求的增加,传统的无线通信网已经越来越无法适应人们的需要。因此,以大容量、高数据率和承载多媒体业务为目的的第三代移动通信系统(IMT-2000)应运而生。码分多址(CDMA)由于
  • 关键字: FPGA  设计  算法  适配  WCDMA  速率  基于  

Altera Stratix V FPGA提供RLDRAM 3存储器支持

  •   Altera公司今天发布Stratix® V系列FPGA,适用于支持Micron技术公司的下一代低延时DRAM (RLDRAM® 3存储器)。Stratix V FPGA采用新的存储器体系结构,降低延时,高效实现FPGA业界最好的系统性能。Stratix V FPGA为网络设备生产商提供存储器接口解决方案,支持在互联网上迅速有效的传送视频、语音和数据。   Micron公司业务开发高级经理Bruce Franklin表示:“Micron的下一代RLDRAM 3存储器专门设
  • 关键字: Altera  Stratix  FPGA  

基于FPGA的IRIG-B(DC)码产生电路设计

  • 摘要:提出了一种IRIG-B(DC)码产生电路的设计方法。采用Altera公司低功耗Cyclone FPGA系列中的EPlC6T144、8段数码管、晶体振荡器和MAX3232E等器件构成硬件电路、使用VHDL语言设计IRIG-B直流时间码的软件。为了设置和
  • 关键字: IRIG-B  FPGA  DC  产生电路    

基于FPGA的PCI硬件加解密卡设计

  • 摘要:提出一种基于FPGA的PCI硬件加解密卡的设计方案,用硬件加解密取代了传统的软件加解密,将加解密模块和PCI接口模块集成在一个FPGA芯片内实现。分析了PCI加解密卡的软硬件的结构和原理,详细介绍了DESX加解密算法
  • 关键字: FPGA  PCI  硬件  加解密    

基于CPLD/FPGA的CMI编码设计与实现

  • 根据CMI码的特性,介绍了一种新的编程思路实现CMI编码,在Max+PlusⅡ开发平台上使用VHDL编程实现CMI编码,并得到仿真波形。实验结果表明,这种编程思路简单、清晰。在产生7位伪随机序列的前提下,分别对“O”,“1”进行编码。这种思路为其他码型设计提供了参考。
  • 关键字: CPLD  FPGA  CMI  编码    

高速移动下OFDM均衡器的FPGA实现

  • 在高速移动下,OFDM系统载波间正交性被破坏,出现载波间干扰(ICI),严重影响系统性能,必须采用适当的均衡技术以补偿ICI。为了保证通信的有效性和实时性要求,使用FPGA实现了一种低复杂度的最小均方误差(MMSE)OFDM均衡器算法。在ISE软件平台上使用Verilog语言编写程序,并在Xilinx公司Virtex-2实验板(XC2V930芯片)上对设计进行了验证。
  • 关键字: OFDM  FPGA  移动  均衡器    
共7029条 340/469 |‹ « 338 339 340 341 342 343 344 345 346 347 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473