首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> adc-dac

adc-dac 文章 最新资讯

令人困扰的DAC输出短时毛刺脉冲干扰

  •   在DAC基础知识:静态技术规格中,我们探讨了静态技术规格以及它们对DC的偏移、增益和线性等特性的影响。这些特性在平衡双电阻 (R-2R) 和电阻串数模转换器 (DAC) 的各种拓扑结构间是基本一致的。然而,R-2R和电阻串DAC的短时毛刺脉冲干扰方面的表现却有着显著的不同。   我们可以在DAC以工作采样率运行时观察到其动态不是线性。造成动态非线性的原因很多,但是影响最大的是短时毛刺脉冲干扰、转换率/稳定时间和采样抖动。   用户可以在DAC以稳定采样率在其输出范围内运行时观察短时毛刺脉冲干扰。图
  • 关键字: DAC  DAC8881  

TI发布32位ADC实现同类产品中最佳性能和特性并具备两者兼具的设计

  •   日前,德州仪器 (TI) 推出了一对32位增量-累加模数转换器 (ADC),这两款器件将高分辨率、低噪声和集成故障检测组合在一起,这成功解决了过去在器件评估和选型时,所需的性能和特性无法兼得的问题。此外,ADS1262和ADS1263具备高集成度且传感器即时可用,还免除了那些会增加系统成本、降低噪声和漂移性能的外部组件。如需了解更多信息,敬请访问 www.ti.com.cn/ads1262-pr。   目前,系统设计人员如果需要用到高分辨率ADC,则必须在其它所需的技术规格方面做出让步,诸如低噪声或
  • 关键字: TI  ADC  

越快越好:GSPS ADC实现宽带宽RF数字化仪

  • 本文讨论即将来临的3.3V控制器局域网 (CAN) 收发器在工业领域的应用,敬请关注。
  • 关键字: ADC  GSPS  RF  数字化仪  201508  

DAC基础知识:静态技术规格

  •   所有DAC之间的共性就是技术规格的定义以及说明。这篇文章将会论述静态DAC技术规格。静态DAC技术规格包括对DAC在DC域中所具有的特性的描述。在DC域中时,DAC的数字与模拟定时现象不属于这一组技术规格。        图1   虽然这3个DAC拓扑互不相同,但它们的技术规格与电气描述非常类似。   一个主要的静态DAC技术规格就是理想转换函数(图2)。在对这个普通转换函数的图示中,可以轻松地体会和理解零代码、偏移、满量程以及增益的定义。一旦你理解了上述概念,差分非线性 (D
  • 关键字: DAC  静态技术  

ADC原理

  •   导读:ACD又称模数转换器,是将模拟连续变化信号变换为数字离散信号的新型电子元件。小编带大家了解ADC的原理,究其竟是如何将模拟信号转变为数字信号的。 ADC原理——什么是ADC   将模拟信号转换成数字信号的电路,称为模数转换器(简称ADC),A/D转换的作用是将时间连续、幅值也连续的模拟量转换为时间离散、幅值也离散的数字信号,因此,A/D转换一般要经过取样、保持、量化及编码4个过程。在实际电路中,这些过程有的是合并进行的,例如,取样和保持,量化和编码往往都是在转换过
  • 关键字: ADC  ADC原理  

运算放大器使用的6个注意事项

  •   运算放大器是作为最通用的模拟器件,广泛用于信号变换调理、ADC采样前端、电源电路等场合中。虽然运放外围电路简单,不过在使用过程中还是有很多需要注意的地方。   1、注意输入电压是否超限   图1是ADI的OP07数据表中的输入电气特性的一部分,可以看到在电源电压±15V的条件下,输入电压的范围是±13.5V,如果输入电压超出范围,那么运放就会工作不正常,出现一些意料不到的情况。   而有一些运放标注的不是输入电压范围,而是共模输入电压范围,如图1-2是TI的TLC22
  • 关键字: 运算放大器  ADC  

ADI推出2.6 GHz ADC满足航空航天及国防应用

  •   Analog Devices, Inc.近日宣布针对航空航天和国防应用中的高带宽和动态范围要求推出2.6 GHz ADC AD9625BBP-2.6。AD9625BBP-2.6 12位ADC兼具GHz采样速率和75 dBc无杂散动态范围(SFDR)性能,支持1.8 GHz Ain,完全针对满足高级电子监控和反监控应用中的频率规划和信号灵敏度要求而优化,如雷达系统、安全通信网络和电子信号监控应用。这款新型转换器提供锡铅(SnPb)封装,通过采用替代封装材料解决了易受锡须影响而导致性能下降和成本上升的问题
  • 关键字: ADI  ADC  

TI推出业内速度最快的16位ADC、四通道14位ADC以及数字可变增益放大器, 可为宽带设备提供最高性能

  •   日前,德州仪器 (TI) 宣布推出业界首款16位1 GSPS模数转换器 (ADC) ADS54J60,这也是业内首例在1 GSPS 采样速率下实现超过70 dBFS信噪比 (SNR) 的模数转换器。另外,TI 还推出了最高密度的四通道14位500 MSPS 数转换器­——ADS54J54。为了优化信号链,TI 的新型LMH6401 4.5 GHz全差分数字可变增益放大器 (DVGA) 提供了最宽的带宽和DC耦合,并实现了低频和高频信号采集,此外,还不受 AC 耦合型系统
  • 关键字: TI  ADC  

高速ADC设置共模输入范围

  •   输入共模电压范围(Vcm)对于包含了基带采样和高速ADC的通信接收机设计非常重要,尤其是采用直流耦合输入、单电源供电的低压电路。对于单电源供电电路,馈送到放大器和ADC的输入信号应该偏置在Vcm范围以内的直流电平,能够消除放大器和ADC设计的一大屏障,因为不必在0V保持低失真和高线性度。   直接下变频结构的无线通信接收机通常采用差分、直流耦合方式与ADC连接。这种电路包含一个零中频(ZIF)结构,具有一个RF正交解调器和双通道基带ADC。ZIF电路省去了多级IF下变频器和SAW滤波器,因而受到了普
  • 关键字: ADC  MAX1185  

12位高速ADC存储电路设计与实现

  •   1 AD9225的结构   AD9225是ADI公司生产的单片、单电源供电、12位精度、25Msps高速模数转换器,片内集成高性能的采样保持放大器和参考电压源。AD9225采用带有误差校正逻辑的四级差分流水结构,以保证在25Msps采样率下获得精确的12位数据。除了最后一级,每一级都有一个低分辨率的闪速A/D与一个残差放大器(MDAC)相连。此放大器用来放大重建DAC的输出和下一级闪速A/D的输入差,每一级的最后一位作为冗余位,以校验数字误差,其结构如图1所示。        图
  • 关键字: ADC  FIFO  

高速ADC电源设计方案

  •   当今许多应用要求高速采样模数转换器(ADC)具有12位或以上的分辨率,以便用户能够进行更精确的系统测量。遗憾的是,更高的分辨率也意味着系统对噪声更加敏感。系统分辨率每提高一位,例如从12位提高到13位,系统对噪声的敏感度就会提高一倍。因此,对于ADC设计,设计人员必须考虑一个常常被遗忘的噪声源——系统电源。ADC是敏感器件,为了实现数据手册所述的最佳额定性能,应当同等看待模拟、时钟和电源等所有输入端。噪声来源众多,形式多样,噪声辐射会影响性能。   当今电子业界的时髦概念是新
  • 关键字: ADC  PSRR  

副边变压器端接提升高速ADC的增益平坦度

  •   正确选择输入网络元件对于高速ADC的驱动和输入网络的平衡至关重要(参考应用笔记:“正确选择输入网络,优化高速ADC的动态性能和增益平坦度”)。   在较高IF应用中,端接电阻的位置非常重要。交流耦合输入信号可以在变压器的原边或副边端接,具体取决于系统对高速ADC增益平坦度和动态范围的要求。宽带变压器是一个常用元件,能够在较宽的频率范围内将单端信号转换成差分信号,提供了一种快速、便捷的解决方案。   原边端接   本文以MAX1124 (Maxim近期推出的250MHz、1
  • 关键字: ADC  变压器  

减少高速ADC系统中的数字反馈

  •   消除模数转换链路中的数字反馈可能是一个挑战。在把数字输出与模拟信号链路及编码时钟隔离开来的板级设计过程中,即使在极为谨慎的情况下,模数转换器 (ADC) 输出频谱中也有可能观察到某些数字反馈的现象,从而导致转换器动态范围性能的下降。尽管良好的布局可以帮助减轻耦合回模拟输入的数字噪声的影响,但是这种办法也许不足以消除数字反馈这个问题。本文解释了数字反馈,并讨论了一种新的创新性 ADC,这种 ADC 内置了一些功能,在良好设计的布局也许不足以解决问题的情况下,这些功能可用来克服数字反馈。   数字反馈
  • 关键字: ADC  数字反馈  

3GSps超高速ADC系统设计解决方案

  •   包含千兆采样率ADC的系统设计会遇到许多复杂情况。面临的主要挑战包括时钟驱动、模拟输入级和高速数字接口。本文探讨了如何才能克服这些挑战,并给出了在千兆赫兹的速度下进行系统优化的方法。在讨论中,时钟设计、差分输入驱动器的设计、数字接口和布局考虑都是十分复杂的问题。本文中的参考设计将采用ADC083000/B3000。   时钟源是高速数据转换系统中最重要的子电路之一。这是因为时钟信号的定时精度会直接影响ADC的动态性能。为了将这种影响最小化,ADC的时钟源必须 具有很低的定时抖动或相位噪声。如果在选择
  • 关键字: ADC  ADC083000  

如何挑选一个高速ADC

  •   高速ADC的性能特性对整个信号处理链路的设计影响巨大。系统设计师在考虑ADC对基带影响的同时,还必须考虑对射频(RF)和数字电路系统的影响。由于ADC位于模拟和数字区域之间,评价和选择的责任常常落在系统设计师身上,而系统设计师并不都是ADC专家。   还有一些重要因素用户在最初选择高性能ADC时常常忽视。他们可能要等到最初设计样机将要完成时才能知道所有系统级结果,而此时已不太可能再选择另外的ADC。   影响很多无线通信系统的重要因素之一就是低输入信号电平时的失真度。大多数无线传输到达ADC的信号
  • 关键字: ADC  CMOS  
共1277条 22/86 |‹ « 20 21 22 23 24 25 26 27 28 29 » ›|

adc-dac介绍

您好,目前还没有人创建词条adc-dac!
欢迎您创建该词条,阐述对adc-dac的理解,并与今后在此搜索adc-dac的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473