该套件由四个工具组成,旨在使用 AI 驱动的自动化来提高 IC 设计的生产力,以加速验证。据西门子 EDA 数字验证技术副总裁兼总经理 Abhi Kolpekwar 称,ASIC 和 FPGA 设计的复杂性增加意味着首次流片成功率分别低至 14% 和 13%。更快的模拟器或发动机不足以减少流程和工作量以提高生产力,他继续介绍该套件。该套件支持从 IP 到 SoC 系统的大型复杂设计,旨在扩展高级 3D-IC、基于小芯片的设计和软件定义架构。该公司表示,第一个工具 Questa One 将覆盖率与
● Questa Verification IQ 软件可帮助全球工程团队进行实时协作,加快验证管理流程并提供实时的项目可见性。● Questa Verification IQ 与 Polarion REQUIREMENTS 无缝集成,打造新平台,在项目周期内自动捕捉运行引擎产生的全部数据。西门子数字化工业软件日前推出新Questa™ Verification IQ软件,面向下一代高性能集成电路 (IC) 的复杂设计挑战,提供开创