基于压控振荡器(VCO)的高性能锁相环(PLL)设
例如,颇受欢迎的OP27采用±15 V电源时,IVR为±12.3 V。这意味着,输入电压至少需要与正负供电轨相差±2.7 V。对于单电源供电、宽输入摆幅应用,范围低端的这种限制将使该放大器缺乏吸引力。如果使用双电源设计方案,则运算放大器的选择范围广得多(而且可轻松解决输入偏置问题)。如果必须采用单电源设计,请使用具有轨到轨输入摆幅的运算放大器(但其中许多放大器可能具有较高的噪声电压特性)。因此,为获得最佳效果,运算放大器需要具有低噪声电压密度、低输入偏置电流和轨到轨输入,以便实现低相位噪声、低杂散和单电源供电。表1列出了ADI公司的一些运算放大器及其上述设计标准的相关特性。
表1. 建议在PLL有源环路滤波器中使用的运算放大器
运算放大器 | 电压噪声, f = 1 kHz (nV/√Hz) | 电流噪声, f = 1 kHz (pA/√Hz) | 输入偏置电流(典型值) | 输入电压范围,与低供电轨的间隙(V) | VSUPPLY 最大电源电压,单电源(V) |
AD820 | 16 | 0.8 | 2 pA | –0.2 | 36 |
OP184 | 3.9 | 0.4 | 60 nA | 0 | 36 |
AD8661 | 12 | 0.1 | 0.3 pA | –0.1 | 16 |
OP27 | 3 | 0.4 | 10 nA | +2.7 | 36 |
AD8099 | 2 | 8 | 100 nA | +1.3 | 12 |
运算放大器的选择取决于应用。如果PFD杂散远离环路带宽(例如在小数N分频频率合成器中),则可以选用双极性结型晶体管输入(BJT)运算放大器,如OP184或OP27等。环路滤波器将会很好地衰减BJT的高输入偏置电流所引起的PFD杂散,而且PLL可以充分利用BJT运算放大器的低噪声电压密度特性。
如果应用要求较小的PFD与环路带宽比(例如在整数N分频频率合成器中),则应折衷考虑噪声与杂散水平;AD820和AD8661可能是较佳选择。
值得注意的是,虽然有源滤波器往往会增加PLL的噪声,但它能够充当缓冲器,在一些特定应用中具有无源滤波器所不及的性能优势。例如,如果VCO调谐端口的泄漏电流较高,导致PFD杂散较高,则可以使用运算放大器来降低杂散水平。运算放大器的低阻抗输出可轻松弥补调谐端口泄漏电流。
设计示例
考虑这样一个例子,其中LO的规格要求如下:
- 倍频程调谐范围:1000 MHz至2000 MHz
- 相位噪声要求:–142 dBc/Hz(1 MHz偏移)
- 杂散:小于–70 dBc
- 通道间隔:250 kHz
- 锁定时间:小于2 ms
- 单电源:15 V或30 V
为在1-GHz频带上工作,同时满足相位噪声要求,有必要使用高压VCO和有源环路滤波器。相位噪声和杂散特性以及单电源限制,将决定运算放大器的选择。为了达到杂散要求,运算放大器必须具有低输入偏置电流,而为了实现最佳相位噪声性能,运算放大器必须具有低电压噪声。选择JFET输入运算放大器可以兼顾以上两个要求,例如AD8661,其输入偏置电流为0.3 pA,电压噪声为12 nV/√Hz。该器件还能处理单电源要求。选择RFMD UMS-2000-A16 VCO来满足倍频程范围要求。

评论