一种高速低功耗LVDS接收器电路的设计
接收器电路的仿真结果如图8所示,图中给出了输入共模电平分别为0 V、1.2 V、2.4 V;差分脉冲电压差80 mV;脉冲信号频率1GHz。可见,接收器电路在输入共模范围0~2.4 V内均可稳定工作在2 Gbit·s-1。接收器电路的具体技术指标概要如表1所示。本文引用地址:https://www.eepw.com.cn/article/176455.htm
4 结束语
提出了一种符合IEEE Std 1596.3-1996标准的新型低功耗LVDS接收器电路。通过采用Rail-rail前置放大器实现了LVDS接收器电路的共模电平0~2.4 V的要求,通过自偏置折叠放大器、伪差分对等技术有效降低了电路功耗,在2.5 V电源电压,数据传输速率为2Gbit·s-1下平均功耗仅为3 mW。该LVDS接收器电路可广泛应用于高速低功耗的芯片间数据传输系统。
DIY机械键盘相关社区:机械键盘DIY
评论