基于SoPC的双边带调幅波系统设计 作者: 时间:2011-08-24 来源:网络 加入技术交流群 扫码加入和技术大咖面对面交流海量资料库查询 收藏 2.1.2 硬件原理图 系统顶层设计图如图3所示。图中加法器通过QuartesⅡ软件直接用VHDL语言编写,波形ROM查找表则利用Matlab软件生成。本文引用地址:https://www.eepw.com.cn/article/155852.htm 低频DDS中主要用的是32位加法器、8×8的ROM查找表;其中第一个32位加法器完成对频率控制字的累加,第二个32位加法器则用于相位控制。高频DDS中主要用的是8位加法器、8×8的ROM查找表;其中8位加法器完成对频率控制字的累加。 上一页 1 2 3 4 下一页
评论