首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fir

fir 文章

基于SoPC的FIR滤波器设计与实现

  • 分析了FIR滤波器几种常见实现方法的原理与不足;提出一种基于SoPC的FIR滤波器设计;介绍了系统的设计流程及实现方法;结合Matlab给出FIR滤波器的仿真结果。整个设计以Altera公司现场可编程逻辑器芯片EP3C25E144C8N为核心,具有程序简单,调试方便的特点,有一定的实用价值及应用前景。
  • 关键字: SoPC  FIR  滤波器设计    

降采样FIR滤波器的设计与硬件实现

  • 摘要:提出了一种完整的降采样FIR滤波器的设计和硬件实现方法。该方法首先利用matlab工具箱自带的FDAtool设计出降采样FIR滤波器的系数,然后采用横向抽头式结构进行硬件实现。硬件实现时,先利用FIR滤波器系数对称的
  • 关键字: FIR  降采样  滤波器  硬件实现    

适合单片机实时处理的简单FIR滤波器设计

  • l 引 言  近年来,心脏病的发病率不断上升,为了使病人能够随时随地得到诊治,科研人员研制了多种便携式移动心电监护设备。在研制便携式心电监护设备时,既要考虑使 用者携带及使用方便,又要保证采集到高质量的心
  • 关键字: FIR  单片机  实时处理  滤波器设计    

基于流水线技术的并行高效FIR滤波器设计

  • 摘要:基于流水线技术,利用FPGA进行并行可重复配置高精度的FIR滤波器设计。使用VHDL可以很方便地改变滤波器的系数和阶数。在DSP中采用这种FIR滤波器的设计方法可以充分发挥FPGA的优势。数字滤波器可以滤除多余的噪声
  • 关键字: FIR  流水线技术  并行  滤波器设计    

对FIR数字滤波器的FPGA实现的研究

  • 如今,FPGA已成为数字信号处理系统的核心器件,尤其在数字通信、网络、视频和图像处理等领域。现在的FPGA不...
  • 关键字: FPGA  FIR  数字滤波器  数字信号处理  

FIR数字滤波器的FPGA实现研究

  • 为了研究不同结构的FIR数字滤波器FPGA实现对数字多普勒接收机中FPGA器件资源消耗及其实现的滤波器的速度性能,在Xilinx ISE-l0.1开发平台中,采用Verilog HDL语言分别实现了FIR数字滤波器的改进的串行结构、并行结构以及DA结构,并在ModelSim仿真验证平台中仿真了实现设计。结果表明,改进串行结构的实现消耗资源少但滤波速度慢,并行结构的实现滤波速度快但消耗资源多,而DA算法的实现速度仅取决于输入数据的宽度,所以滤波速度通常较快且消耗的资源较少。
  • 关键字: 实现  研究  FPGA  滤波器  数字  FIR  数字信号  

基于DSPBuilder的FIR滤波器的方案实现

采用DSPBuilder的FIR滤波器的方案实现

  • 采用DSPBuilder的FIR滤波器的方案实现,1.引言 在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。常用的滤波器有无限长单位脉冲响应(ⅡR)滤
  • 关键字: 方案  实现  滤波器  FIR  DSPBuilder  采用  

3G移动通信中脉冲成形FIR滤波器的ASIC实现结构

  • 一、引言

    当今许多电信公司正密切关注着他们所致力的3G产品的研制和开发,例如移动终端、基站以及其它大量的网络设备。无可置疑地,3G产品和业务已经成为无线通信市场的主流,而其中CDMA,尤其是宽带CDMA(W-CDM
  • 关键字: ASIC  实现  结构  滤波器  FIR  移动通信  脉冲  成形  3G  

3G移动通信中脉冲成形FIR滤波器的ASIC实现结构

  • 数字滤波器是语音与图像处理和模式识别等应用中的一种基本数字信号处理部件。本文提出了一种3G移动通信脉冲成形FIR滤波器的定向系统芯片实现结构:基于分布式运算(DA,即Distributed Arithmetic)结构的查表法。使用了Alter公司的FPGA芯片-EP1K50QC208-3,阶数和位数以及滤波器特性均可方便改变。
  • 关键字: ASIC  实现  结构  滤波器  FIR  移动通信  脉冲  成形  3G  数字信号  

32阶FIR滤波器的FPGA实现

  • 随着软件无线电的发展。对于滤波器的处理速度要求越来越高。传统的FIR滤波器一般采用通用DSP处理器,但是DSP处理器采用的是串行运算,而FPGA是现场可编程阵列,可以实现专用集成电路,另外还可以采用纯并行结构
  • 关键字: FPGA  FIR  滤波器    

基于MATLAB的数字基带传输的 FIR滤波器的设计

  • O 引言
    目前,数字基带传输已广泛地应用于利用对称电缆构成的近程数据通信系统之中。随着数字通信技术的发展,基带传输方式不仅可以用于低速数据传输,而且也可以用于高速数据传输。然而数字基带传输也同样不可
  • 关键字: MATLAB  FIR  数字基带  传输    

基于MATLAB与QUARTUS II的 FIR滤波器设计与验证

  • 1 引言
    FIR数字滤波器能够满足滤波器对幅度和相位特性的严格要求,避免模拟滤波器的温漂和噪声等问题,具有精确的线性相位、易于硬件实现和系统稳定等优点,可广泛应用于现代电子通信系统。实际信号处理应用往往
  • 关键字: QUARTUS  MATLAB  FIR  滤波器设计    

基于DSP/BIOS的FIR数字滤波器设计与实现

  • 用可编程DSP器件实现数字滤波,通过修改滤波器参数可方便地改变滤波器的特性。以TMS320F2812数字信号处理器为核心,将滤波器算法作为DSP/BIOS的任务来实现,可方便地实现多任务系统。详细介绍一种基于DSP/B10S的软件开发过程,并在DSK2812平台上实现数字滤波器的开发实例,对需进行数字信号处理的多任务软件开发具有一定的参考价值。
  • 关键字: 设计  实现  滤波器  数字  DSP/BIOS  FIR  基于  

基于DSP Builder的16阶FIR滤波器实现

  • 现场可编程门阵列(FPGA)器件广泛用于数字信号处理领域.而使用VHDL或VerilogHDL语言进行设计的难度较大。提出一种采用DSP Builder实现FIR滤波器的设计方案,按照Matlab/Simulink/DSP Builder/Modelsim/QuartusⅡ的设计流程,设计一个16阶的FIR低通滤波器,并完成了软硬件的仿真与验证。结果表明,该方法简单易行,可满足设计要求,它验证了采用DSP Builder实现滤波器设计的独特优势。
  • 关键字: Builder  DSP  FIR  滤波器    
共97条 5/7 |‹ « 1 2 3 4 5 6 7 »

fir介绍

您好,目前还没有人创建词条fir!
欢迎您创建该词条,阐述对fir的理解,并与今后在此搜索fir的朋友们分享。    创建词条

热门主题

FPGA    DSP    MCU    示波器    步进电机    Zigbee    LabVIEW    Arduino    RFID    NFC    STM32    Protel    GPS    MSP430    Multisim    滤波器    CAN总线    开关电源    单片机    PCB    USB    ARM    CPLD    连接器    MEMS    CMOS    MIPS    EMC    EDA    ROM    陀螺仪    VHDL    比较器    Verilog    稳压电源    RAM    AVR    传感器    可控硅    IGBT    嵌入式开发    逆变器    Quartus    RS-232    Cyclone    电位器    电机控制    蓝牙    PLC    PWM    汽车电子    转换器    电源管理    信号放大器    树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473