首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> ddr

DDR布线举足轻重,一文看懂背后的大学问

  •   DDR布线在PCB设计中占有举足轻重的地位,设计成功的关键就是要保证系统有充足的时序裕量。要保证系统的时序,线长匹配又是一个重要的环节。我们来回顾一下,DDR布线,线长匹配的基本原则是:地址,控制/命令信号与时钟做等长。数据信号与DQS做等长。为啥要做等长?大家会说是要让同组信号同时到达接收端,好让接收芯片能够同时处理这些信号。那么,时钟信号和地址同时到达接收端,波形的对应关系是什么样的呢?我们通过仿真来看一下具体波形。  建立如下通道,分别模拟DDR3的地址信号与时钟信号。    
  • 关键字: DDR  布线  

DDR布线举足轻重,一文看懂背后的大学问

  • DDR布线在PCB设计中占有举足轻重的地位,设计成功的关键就是要保证系统有充足的时序裕量。要保证系统的时序,线长匹配又是一个重要的环节。我们来回顾一下,DDR布线,线长匹配的基本原则是:地址,控制/命令信号与时钟做等长。
  • 关键字: DDR  PCB  DQS  

基于MIMO技术的视频缓存器设计方案

  • 随着高速处理器的不断发展,嵌入式系统应用的领域越来越广泛,高速大容量缓存器被广泛应用于音视频系统中,然而专用的高速大容量缓存芯片价格过于昂贵,传统SDRAM在带宽上已经逐渐无法满足应用.
  • 关键字: MIMO技术  视频缓存器  DDR  

基于FPGA的LCoS显示驱动系统的设计与实现

  • 研究了硅基液晶(LCoS)场序彩色显示驱动系统的设计与实现.该系统以FPGA作为主控芯片,用两片高速DDR2 SDRAM作为帧图像存储器.通过对图像数据以帧为单位进行处理,系统将并行输入的红、绿、蓝数据转换成申行输出的红、绿、蓝单色子帧.将该驱动系统与投影光机配合,实现了分辨率为800×600的LCoS场序彩色显示.
  • 关键字: 硅基液晶  DDR  FPGA  

基于FPGA的DDR内存条的控制研究

  • 随着数据存储量的日益加大以及存储速度的加快,大容量的高速存储变得越来越重要。内存条既能满足大容量的存储又能满足读写速度快的要求,这样使得对内存条控制的应用越来越广泛。首先介绍了内存条的工作原理,内存条电路设计的注意事项,以及如何使用FPGA实现对DDR内存条的控制,最后给出控制的仿真波形。
  • 关键字: DDR  内存条  FPGA  

如何玩转DDR?要先从这五大关键技术下手

  • 差分时钟是DDR的一个重要且必要的设计,但大家对CK#(CKN)的作用认识很少,很多人理解为第二个触发时钟,其实它的真实作用是起到触发时钟校准的作用。
  • 关键字: DDR  差分时钟  DRAM  DDR2  

利用新一代虚拟探测功能实现DDR等信号去嵌测试

  • 一、内存测试中的难点内存广泛应用于各类电子产品中,内存测试也是产品测试中的热点和难点。内存测试中最为关键的测试项目为DQ/DQS/CLK之间的时序关系。JEDEC规范规定测量这几个信号之间的时序时测试点需要选择在靠
  • 关键字: 虚拟探测  DDR  信号去嵌测试  

高速存储器的调试和评估――不要仅仅停留在一致性测试上

  • 引言:DDR4 等存储技术的发展带动存储器速度与功率效率空前提升,仅仅停留在一致性测试阶段,已经不能满足日益深入的调试和评估需求。DDR 存储器的测试项目涵盖了电气特性和时序关系,由JEDEC明确定义,JEDEC 规范并
  • 关键字: 高速存储器    一致性测试    DDR  

基于FPGA 的DDR SDRAM控制器在高速数据采集系统中应用

  • 实现数据的高速大容量存储是数据采集系统中的一项关键技术。本设计采用Altera 公司Cyclone系列的FPGA 完成了对DDR SDRAM 的控制,以状态机来描述对DDR SDRAM 的各种时序操作,设计了DDR SDRAM 的数据与命令接口。用控
  • 关键字: SDRAM  FPGA  DDR  控制器    

高速数字电路设计:互连时序模型与布线长度分析

  • 高速电路设计领域,关于布线有一种几乎是公理的认识,即“等长”走线,认为走线只要等长就一定满足时序需求,就不会存在时序问题。本文对常用高速器件的互连时序建立模型,并给出一般性的时序分析公式。为
  • 关键字: PCB  DDR  SDRAM  PHY芯片  

DDR的前世与今生(二)

  •   SDRAM与DDR SDRAM   SDRAM是比较久远的事情了,但我们一说到它肯定不会和 DDR混淆,我们通常理解的SDRAM其实是SDR SDRAM,为SDRAM的第一代,而DDR1则为第二代,乃至到我们现在使用的DDR4,其实为第五代SDRAM,在此需要澄清一下。以示区别,后续文 章里面用SDR来特指SDR SDRAM,而DDR就特指DDR SDRAM了。   就像很多人回复的一样,他们的本质区别就是周期操作方 式(也称时钟采样)的差异,这就导致后面设计上很大的不同。SDR都是“
  • 关键字: DDR  SDRAM  

e2v宣布计划延长Micron部分SDR和DDR存储产品的寿命

  • 射频功率、成像和高可靠性半导体解决方案领域的领军企业 e2v aerospace and defense, Inc. (e2v ad) 近日宣布,将延长世界领先高级存储解决方案供应商之一 Mic
  • 关键字: Micron  e2v  DDR   

IDT为Intel Xeon处理器提供企业解决方案

  • 混合信号半导体解决方案供应商 IDT® 公司宣布支持基于 Nehalem 的 Intel® Xeon® 处理器,该处理器采用可进行生产的 PCI Express®(PCIe®)交换和计
  • 关键字: IDT  DDR   

DDR的前世与今生(一)

  •   DDR SDRAM全称为Double Data Rate SDRAM,中文名为“双倍数据率SDRAM”。DDR是在原有的SDRAM的基础上改进而来,严格的说DDR应该叫DDR SDRAM,人们习惯称为DDR。   说到这里,很多人可能会问SDRAM、DRAM、SRAM或者RAM、ROM到底是什么鬼,怎么区别的?小编还是来简单普及下关于存储的基础知识吧。   ROM 和RAM指的都是半导体存储器,ROM是只读存储器(Read-Only Memory)的简称,是一种只能读出事先
  • 关键字: DDR  DRAM  

信号在PCB走线中传输时延

  •   信号在媒质中传播时,其传播速度受信号载体以及周围媒质属性决定。在PCB(印刷电路板)中信号的传输速度就与板材DK(介电常数),信号模式,信号线与信号线间耦合以及绕线方式等有关。随着PCB走线信号速率越来越高,对时序要求较高的源同步信号的时序裕量越来越少,因此在PCB设计阶段准确知道PCB走线对信号时延的影响变的尤为重要。本文基于仿真分析DK,串扰,过孔,蛇形绕线等因素对信号时延的影响。   1.引言   信号要能正常工作都必须满足一定的时序要求,随着信号速率升高,数字信号的发展经历了从共同步时钟到
  • 关键字: PCB  DDR  
共97条 2/7 « 1 2 3 4 5 6 7 »

ddr介绍

 DDR=Double Data Rate双倍速内存   严格的说DDR应该叫DDR SDRAM,人们习惯称为DDR,部分初学者也常看到DDR SDRAM,就认为是SDRAM。DDR SDRAM是Double Data Rate SDRAM的缩写,是双倍速率同步动态随机存储器的意思。DDR内存是在SDRAM内存基础上发展而来的,仍然沿用SDRAM生产体系,因此对于内存厂商而言,只需对制造普通SD [ 查看详细 ]

相关主题

DDR  DDR2  DDR3  DDR2-400  DDR4  DDR2-SDRAM  DDR2-3  DDR-SDRAM 

热门主题

DDR3    DDR2-400    DDR4    DDR2-SDRAM    DDR2-3    DDR-SDRAM    树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473