1 引言 FIR数字滤波器能够满足滤波器对幅度和相位特性的严格要求,避免模拟滤波器的温漂和噪声等问题,具有精确的线性相位、易于硬件实现和系统稳定等优点,可广泛应用于现代电子通信系统。实际信号处理应用往往
关键字:
QUARTUS MATLAB FIR 滤波器设计
Altera 公司 (NASDAQ: ALTR) 今天宣布推出业界首款支持 RapidIO® 2.1 规范的知识产权 (IP) 内核。Altera 的串行 RapidIO IP 内核可支持多达四条通道,每条通道速率为 5.0 GBaud,从而满足了无线市场日益增长的带宽和可靠性需求。该 IP 内核专门针对拥有多个嵌入式收发器的 Stratix® IV FPGA 而优化,并得到了Quartus® II 软件 v9.1 的支持。
RapidIO 2.1 规范在许多应用中均可实
关键字:
Altera RapidIO FPGA Quartus
Altera公司今天宣布推出Quartus® II软件9.1——在CPLD、FPGA和HardCopy® ASIC设计方面,业界性能和效能最好的软件。与以前的软件版本相比,Quartus II软件9.1新特性和增强功能将编译时间缩短了20%,编译时间比竞争高密度40-nm和65-nm设计仍然快2到3倍。软件新特性是快速重新编译,对于较小的设计改动,这一特性大大缩短了编译时间,而且还支持Altera最新发布的Cyclone®IV FPGA。
Quar
关键字:
Altera Quartus CPLD FPGA HardCopy
Altera公司今天宣布,在北京大学软件与微电子学院无锡产学院成立新的联合实验室 (EDA/SOPC)。这是Altera与中国大学一起建立的第66家联合实验室和培训中心。作为Altera全球大学计划的一部分,该联合实验室配备了最新的Altera® Quartus® II设计软件和40套Altera DE2-70开发套件,以帮助教师指导学生进行实践练习。
学院将利用联合实验室完成相关课程的培训,包括数字逻辑电路、HDL语言、计算机原理、电视原理以及Altera FPGA开发环境下的
关键字:
Altera Quartus 数字逻辑电路 HDL语言 FPGA
Altera公司今天宣布,在北京大学软件与微电子学院无锡产学院成立新的联合实验室 (EDA/SOPC)。这是Altera与中国大学一起建立的第66家联合实验室和培训中心。作为Altera全球大学计划的一部分,该联合实验室配备了最新的Altera® Quartus® II 设计软件和40套Altera DE2-70开发套件,以帮助教师指导学生进行实践练习。
学院将利用联合实验室完成相关课程的培训,包括数字逻辑电路、HDL语言、计算机原理、电视原理以及Altera FPGA开发环境下
关键字:
Altera 开发套件 Quartus
事件:Altera®公司今天宣布,公司与分销商合作,将于2009年8月4号至9月24号,在亚太地区16个城市举办免费的技术研讨会。研讨会举办地区包括中国、印度、韩国、马来西亚、新加坡和台湾等。其中,Altera与分销商艾睿电子、骏龙科技和文晔科技在中国举办九场,分别是上海、杭州、南京、北京、武汉、西安、深圳、广州和成都。
在这些研讨会上,您将了解Altera新的40-nm系列产品——包括Stratix® IV FPGA、HardCopy® IV A
关键字:
Altera Stratix HardCopy Arria Cyclone Quartus IP
2008年5月20号,北京——Altera公司(NASDAQ: ALTR)今天发布Quartus® II软件8.0,支持公司的40-nm Stratix® IV FPGA和HardCopy® ASIC,延续了公司在设计软件性能和效能上的领先优势。和最相近的竞争软件相比,这一版本的Quartus II软件在高端FPGA上平均快出两个速率等级,编译时间缩短了3倍。8.0版增加了新的效能特性,支持业界最先进的FPGA,进一步印证了Altera帮助FPGA设计人
关键字:
Altera Quartus II FPGA
现今每个工程人员都把精力放在效能上面,即用最少的资源做最多的事情。Altera公司的PLD(可编程逻辑)开发软件平台工具Quartus II 能帮助工程人员提高效能,它是如何实现的呢?概括起来说就是 Quartus II的T.I.P.S.方法。
T代表Timequest,新一代ASIC功能时序分析器,支持业界标准的Synopsys设计约束(SDC)时序分析方法。
I代表Incremental Compilation—增量编译器,支持自下而上的设计流程,可以分别建立和优化设计模块
关键字:
Quartus II 开发软件
Altera 今天每一个工程人员都把精力放在效能上面,即用最少的资源做最多的事情。Altera的PLD开发软件平台工具Quartus II 能帮助工程人员提高效能,它是如何实现的呢?概括起来说就是 Quartus II的T.I.P.S. • T代表Timequest, ——新一代ASIC功能时序分析仪,支持业界标准Synopsys设计约束(SDC)时序分析方法。 • I代表增量式编译(Incremental Compilat
关键字:
Quartus II 可编程逻辑设计
Altera公司推出了Quartus® II软件7.0,其订购版和免费的网络版均支持65nm Cyclone® III FPGA全系列产品。网络版软件对Cyclone III器件的支持表明,在所有FPGA供应商免费软件包中,该软件能够支持密度最大的器件。与前一系列相比,Quartus II软件的先进技术和效能特性使设计人员能够充分挖掘Cyclone III系列的潜能,器件功耗降低了50%,比最相近的低成本FPGA竞争
关键字:
Altera Cyclone FPGA II III Quartus 单片机 嵌入式系统 设计软件7.0
Altera Quartus II 6.1软件在65nm FPGA上实现了优异的性能和效能 支持 Stratix III器件——业界功耗最低的高性能FPGA Altera公司(NASDAQ:ALTR)今天推出了Quartus® II 6.1软件,帮助设计人员实现优异的性能和效能。该版本对PowerPlay功耗优化工具进行了改进,与Altera® Stratix® III F
关键字:
6.1 Altera II Quartus® 单片机 工业控制 嵌入式系统 工业控制
--quartus介绍
您好,目前还没有人创建词条--quartus!
欢迎您创建该词条,阐述对--quartus的理解,并与今后在此搜索--quartus的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473