新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 高性能多DSP互连技术*

高性能多DSP互连技术*

作者:王勇:博士。研究方向为未来移动通信基站体系结构。时间:2009-04-14来源:电子产品世界收藏

  系统级设计考虑

本文引用地址:http://www.eepw.com.cn/article/93420.htm

  构建多并行系统时,需要决策解决的系统级问题有:为主数据路径选用哪些技术与整体拓扑?统一还是混合技术?直接还是间接互连?如果直接互连采用何种接口?如果间接互连是采用存储器、FPGA、机还是其他器件扩展?是否需要连接外部网络?如何处理控制、程序配置、管理等的需求?是否需要区分数据平面、控制/配置平面、管理平面?在控制/配置/管理平面内,又应采用何种互连技术与互连拓扑?

  如何选择合适的互连技术,设计合理的互连体系结构,应当根据数字信号处理算法及其在各DSP上的分解、解耦与适配结果,考虑数据传递链路在速率、延迟、并发数等方面的性能需求,针对已有DSP接口的互连与特性,满足系统在控制、配置和管理方面的数据传递需要,满足系统在成本、硬软件开发复杂度、调试测试方便性、构建使用灵活性与可扩展性等使用特性上的需要。在工程中设计实际并行处理系统时,一般需要混合使用多种互连技术与互连拓扑架构。

  经验总结

  在信号处理平面:当多DSP间整体流量不大或需要共享内存且器件支持时,可以使用对等并行;当处理过程需要主处理器参与转移、分配、汇聚或控制时,可以选用主从并行;当多DSP异构、具有非对等接口、需要分发汇聚或需要FPGA参与处理时,可以用缓存或FPGA做中介的间接互连;当需要高性能且链路为直接点—点时,可以选用高速直接互连链路或多点总线蜕化的直接互连;当需要并发的多个高速数据流、路径需要动态变化或需要扩展性,可以采用高性能分组网络互连;如果DSP不具有网络接口或网络为非标准,则需要桥接器件。语音、定时特性明显的中小数据量传输可以采用McASP、TDM、McBSP等同步串行总线;对网络数据可以采用FE、GE的标准网络。

  在配置、控制和管理数据平面,对低速数据可以采用串行总线如UART、I2C、CAN、UART扩展的RS485等;对于高速传输可以采用主从并行总线如PCI、HPI、DSI、UTOPIA等,或采用FE/GE、PCIe、sRIO等网络互连技术;如果需要通过外部以太网管理系统内部则需要使用FE、GE等通用网络技术。

  对于系统的整体互连拓扑,当整体算法链路固定且主要为顺序传递或逐级分解/汇聚或DSP数量较少时,可以采用两DSP间点—点直接互连组成的链/环式、树/星型、二/三维规则拓扑、Mesh等拓扑结构;当需要中、低性能的多DSP间相互传输,可以采用多点总线、FPGA星型、FE/GE的星型网络拓扑;当需要较多DSP间的高性能互连、算法灵活或需要性能与规模的线性扩展时,可以使用FPGA或分组网络形成的星型拓扑。

  结语

  现代高性能多DSP并行DSP系统一般将采用分平面的混合互连与传输技术。高性能多DSP的互连和数据传输将主要是基于低压差分SerDes的全双工互连和分组数据传输。当DSP数量较少时系统级互连将以DSP间的直接互连为主,当DSP数量较多时将以交换机及交换网络为中心。多DSP互连的整体发展趋势是从局部的差异化互连→全局统一的网络互连;从直接互连/传输→通过中介的间接传输→通过互连网络的间接传输;从非标准互连→标准互连;从通用以太网→面向信号处理优化的高性能嵌入互连网络sRIO。

  参考文献:

  [1] 王新宏,陈航,李志舜.多处理器信号处理系统的互连网络研究[J].计算机工程,2001(9):79-80

  [2] 任骊平,陈王骞.多DSP系统互连方案分析[J].电子技术应用,2002(4):50-52

  [3] 孙莉,吴顺君,苏涛. DSP并行系统设计方法研究[J].计算机应用研究.2002(9):68-70

  [4] 谢民,高梅国,刘国满.DSP互连技术的发展[J].电子产品世界.2004(1):56-58

  [5] 杜金榜,钟小鹏,王跃科.多DSP并行处理系统的设计与开发[J].计算机测量与控制.2006.14(5):658-660


上一页 1 2 3 4 5 下一页

评论


相关推荐

技术专区

关闭