新闻中心

EEPW首页 > 嵌入式系统 > 业界动态 > Altera推出新套件加速FPGA和SoC设计

Altera推出新套件加速FPGA和SoC设计

作者:时间:2015-05-22来源:新电子 收藏

  推出Quartus II软体新套件--Spectra-Q。以提高下一代可程式化元件的设计效能,缩短产品面市时间。新产品能缩短编译时间,提供通用、快速追踪设计输入和置入式IP整合特性,令采用现场可编程闸阵列()和系统单晶片(SoC)的设计快马加鞭,使用者可在更高抽象层级上设计与实现,大幅缩短设计时间。

本文引用地址:http://www.eepw.com.cn/article/274550.htm

  软体和IP市场资深总监Alex Grbic表示,和SoC具有数百万个逻辑单元的元件,支援几百种介面的通讯协定,提供新的硬式核心功能模组,提高元件的功能,因此须增强软体设计工具的效能,以适应逻辑单元数量增长,新产品的软体技术能减少设计迭代次数,加速设计过程。

  新产品提供快速演算法,支援渐进式设计修改,不须进行整体设计编译,并具有分层资料库,支援用户修改设计的其他部分时,保留矽智财(IP)模组的布局资讯不变。

  该产品更为软体、硬体和数位讯号处理器(DSP)等设计人员,提供快速追踪设计输入功能。透过多个通用设计流程,设计人员可采用自己喜欢的语言或者设计环境,以更出色的效率针对进行设计。新产品除支援HDL语言,更支援为HLS提供的A++新编译器,从C/C++语言中建立IP核心,藉更快速的模拟和IP产生,提高生产力。

fpga相关文章:fpga是什么


c++相关文章:c++教程




关键词: Altera FPGA

评论


相关推荐

技术专区

关闭