新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 基于51单片机的编码译码显示实验电路设计

基于51单片机的编码译码显示实验电路设计

作者:时间:2011-11-12来源:网络收藏

0 引 言

在日常数字逻辑电路实验中显示实验电路是编码、译码、显示三个电路的综合运用, 在数字逻辑实验电路中具有重要的地位, 在实验的过程中, 时常会出现显示结果的抖动, 经研究出现这种现象主要原因是:编码电路的编码信号输入采用手工拨盘方式, 产生的编码输入信号往往不稳定; 另外, 电路控制性能较差,不能达到自动复位, 为此有必要对现有电路进行改进,在电路的设计上采用 单片机为控制电路制作而成, 自动提供稳定编码输入信号, 显示结果稳定性和电路控制性能大大提升, 提高了教学实验质量。

1 显示实验电路的基本结构

显示电路的基本结构如图1 所示, 主要由控制电路、编码信号发生器、编码译码显示电路等组成,控制电路产生编码信号作为编码译码显示电路输入信号, 译码电路将编码信号转换成对应的七段数码显示信号, 送至LED 数码管显示。

编码译码显示实验结构图
201012301572434.jpg
图1 编码译码显示实验结构图。

2 系统硬件设计

控制系统和编码信号发生器采用 单片机实现。 性价比较高, 采用12 MHz 晶振, 其内部带有4 KB 的FLASH ROM, 无须外扩程序存储器。编码译码电路没有大量运算和暂存数据。89C51 内部的128 B片内RAM 已能满足要求, 无须外扩片外RAM。

系统硬件设计如图2 所示。

编码译码显示实验电路
编码译码显示实验电路
图2 编码译码显示实验电路。


上一页 1 2 3 下一页

关键词: 89C51 编码译码

评论


相关推荐

技术专区

关闭