新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > TLV3501滞回比较器电路设计

TLV3501滞回比较器电路设计

作者:时间:2017-10-27来源:网络收藏

  本文以滞回比较器电路设计为示例,简单为您讲解滞回比较器电路设计的方法与思路,希望对您设计比较器电路有所帮助。

本文引用地址:http://www.eepw.com.cn/article/201710/368883.htm

  什么是滞回比较器?

  滞回比较器:又称施密特触发器,其抗干扰能力强,如果输入电压受到 干扰或噪声的影响,在门限电平上下波动,而输出电压不会在高、低两个电平间反复的跳动。

  滞回比较器

  

  滞回比较器电路设计理论分析及计算:

  输入电压UI经电阻R1加在集成运放的反向输入端,参考电压UREF经电阻R2接在同向输入端,此外从输入端通过电阻RF引回同向输入端。电阻R和背靠背稳压管VDZ的作用是限幅,将输出电压的幅度限制在±UZ。

  利用叠加原理可求得同向输入端的电位为:

  

  若原来U0=+UZ,当UI逐渐增大时,使U0从+UZ跳变为-UZ所需的门限电平用UT+表示,由上式知

  

  若原来的U0=-UZ,当UI逐渐减小,使U0从-UZ跳变为+UZ所需的门限电平用UT-表示,则

  

  由R=30kOhm,R2=20kOhm,UREF=6V,带入以上公式可以得到,UT+=5V,UT-=2V,即当UI增大时,在UI=5V时U0发生跳变,而当UI减小时,则在U0=2V时发生跳变。输出波形为矩形波。

  滞回比较器设计仿真结果分析,如下所示:

  

  仿真分析:由RF=30kOhm,R2=20kOhm,UREF=6V,带入公式(1)(2)(3)可以得到,UT+ =5V,UT- =2V,即当UI增大时,在UI=5V时U0发生跳变,而当UI减小时,则在U0=2V时发生跳变。输出波形为矩形波

  得出结论:滞回比较器效果显著,所测得数值与理论计算数值误差在实验范围之内,是有效的实验。



关键词: TLV3501 电路图

评论


相关推荐

技术专区

关闭