新闻中心

EEPW首页 > EDA/PCB > 设计应用 > 使用参数化约束进行PCB设计

使用参数化约束进行PCB设计

作者:时间:2012-12-05来源:网络收藏

本文引用地址:http://www.eepw.com.cn/article/189747.htm

事实上用模块化方式生成约束条件可极大提高其可维护性和可复用性。参考前一阶段不同层的约束可生成新表达式,如顶层线宽取决于顶层的距离和铜线高度及设计级中的变量Temp和Diel_Const。请注意设计规则是按由低到高的顺序显示的,改变一个高一级约束会立刻影响参考这个约束的所有表达式。

设计复用和文档

化约束不仅可以显著改进初始设计流程,而且对工程更改和设计复用更为有用,约束条件可作为设计、系统和文件资料的一部分,如果不这样而只存放在工程师或设计人员的头脑中,那么当他们转到其它项目时可能就会慢慢忘掉。约束文档记录了设计过程中应遵循的电性能规则,可使他人有机会了解设计者意图,从而易于将这些规则应用到新的制造工艺中或根据电性能要求进行改变。以后的复用者也可以知道准确的设计规则,并通过输入新的工艺要求而进行更改,不必再去猜测诸如线宽是如何得到之类的问题。

本文结论

约束编辑器有助于多维约束条件下的布局布线,这也是第一次使自动布线软件和设计规则完全按照复杂的电气和工艺要求进行检查,而不是仅仅靠经验或简单没多大用处的设计规则。其结果是设计能够做到一次成功,减少甚至取消样机调试。


上一页 1 2 3 下一页

关键词: PCB 参数

评论


相关推荐

技术专区

关闭