关 闭

新闻中心

EEPW首页 > 工控自动化 > 设计应用 > 基于ARM+FPGA的重构控制器设计

基于ARM+FPGA的重构控制器设计

作者:时间:2010-03-24来源:网络收藏

摘要:为满足可重配置系统的灵活性要求,介绍了一种“处理器+”结构的,提出由微处理器通过模拟JTAG接口的在系统配置目标可编程器件的方法。给出系统的硬件结构,并详细介绍了JTAG在系统配置的时序要求,以及在此结构中如何利用IEEE JTAG1149.1边界扫描测试技术和描述JTAG总线标准的XSVF格式配置文件来实现对目标可编程器件进行在系统配置。
关键词:JTAG接口;FPGA;;XSVF格式

本文引用地址:http://www.eepw.com.cn/article/163191.htm

技术是指利用可重用的软硬件资源,根据不同的应用需求,灵活地改变自身体系结构的方法。常规SRAM工艺的FPGA都可以实现重构,利用硬件复用原理,本文设计的可重构采用核微作为主控制器,以FPGA芯片作为协处理器配合主控制器工作。用户事先根据需求设计出不同的配置方案,并存储在重构控制器内部的存储器中,上电后,重构控制器就可以按需求将不同设计方案分时定位到目标可编程器件内,同时保持其他部分电路功能正常,实现在系统灵活配置,提高系统工作效率。

1 SVF格式配置文件
很多嵌入式系统中都用到了FPGA/CPlD等可编程器件,在这些系统中利用SVF格式配置文件就可以方便地通过微控制器对可编程器件进行重新配置。目前可编程芯片厂商的配套软件都可以生成可编程器件的SVF格式配置文件,串行矢量格式(SVF)是一种用于说明高层IEEE 1149.1(JTAG)总线操作的语法规范。SVF由Texas Instruments开发,并已成为数据交换标准而被Teradyne,Tektronix等JTAG测试设备及软件制造商采用。Xilinx的FPGA以及配置PROM可通过JTAG接口中TAP控制器接收SVF格式的编程指令。由于SVF文件由ASCII语句构成,它要求较大的存储空间,并且存储效率很低,无法胜任嵌入式应用。为了在嵌入式系统中充分利用其有限的存储空间,并不直接利用SVF文件对可编程器件进行在系统编程,而是将SVF文件转换成另一种存储效率比较高的二进制格式的文件,把它存储在数据存储器中。Xilinx公司提供用于创建器件编程文件的iMPACT工具,该工具随附于标准Xilinx ISETM软件内。iMPACT软件能自动读取标准的BIT/MCS器件编程文件,并将其转换为紧凑的二进制XSVF格式。
本设计是“ARM处理器+FPGA”结构的重构控制器,重构控制器中的FPGA能够根据ARM处理器传送来的命令,对目标可编程器件JTAG接口进行控制,并负责解译XSVF格式的配置文件信息,生成Xilinx器件所用的编程指令、数据和控制信号(TMs,TDI,TCK序列)向目标可编程器件的JTAG TAP控制器们提供所需的激励,从而执行最初在XSVF文件内指定的编程和(可选的)测试操作。使目标可编程器件内的TAP状态机进行状态转换,将指令和数据扫描到FPGA内部边界扫描电路指令寄存器和数据寄存器中。完成一次目标可编程器件配置,实现用户此时所要求功能,在下一时段,可根据用户新的要求,调用重构控制器内部存储器中不同方案在系统重新配置目标可编程器件,这样就实现了硬件复用,减少成本。

2 边界扫描(JTAG)原理
2.1 JTAG接口基本结构
JTAG(Joint Test Action Group,联合测试行动小组)是一种国际标准测试协议(IEEE 1149.1兼容),其工作原理是在器件内部定义一个测试访问端口(TestAccess Port,TAP),通过专用的JTAG测试工具对内部节点进行测试和调试。TAP是一个通用的端口,外部控制器通过TAP可以访问芯片提供的所有数据寄存器和指令寄存器。现在JTAG接口还常用于芯片的在线配置(In-System Prograromable,ISP),对PLD,FLASH等器件进行配置。JTAG允许多个器件通过JTAG接口串联在一起,形成一个JTAG链,实现对各个器件分别测试和在系统配置。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭