新闻中心

EEPW首页 > 手机与无线通信 > 设计应用 > CPLD的串口通信设计

CPLD的串口通信设计

作者:时间:2011-04-30来源:网络收藏

一、硬件电路

本文引用地址:http://www.eepw.com.cn/article/156346.htm

  本文选用 是ALTERA 公司的EPM240T100,结合MAX232 接口芯片进行,框图如下图1 所示。

  

  图1 模块硬件

  二、VHDL程序模块设计及描述

  使用VHDL 对 进行编程,设计3 个模块,波特率发生模块,接收器,发送器。

  1. 波特率发生模块

  波特率发生器实际是一个分频器,如前所述,本文设计的波特率为19.2kb/ 秒,设计使用的时钟频率为10MHz,所以计数器进行计数时计数到260进行翻转。

  程序如下(关键部分保留,非必要部分用……代替):

  ……

  ENTITY uart IS

  GENERIC(d_len:INTEGER:=8);

  PORT (

  f10MHz:IN STD_LOGIC;-- 系统时钟

  reset:IN STD_LOGIC;-- 复位信号

  rxd:IN STD_LOGIC; -- 串行接收

  txd:OUT STD_LOGIC;-- 串行发送

  );

  END uart;

  ARCHITECTURE behav of uart IS

  ……

  BEGIN

  rxds=rxd;

  PROCESS(f10MHz,reset)

  -- 设置波特率发生器 19200kb/s

  VARIABLE clk19200hz: STD_LOGIC;

  VARIABLE count:INTEGER RANGE 0 TO 260;

  BEGIN


上一页 1 2 3 下一页

关键词: 设计 通信 串口 CPLD

评论


相关推荐

技术专区

关闭