新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 基于Hyperlynx的DDR2嵌入式系统设计与仿真

基于Hyperlynx的DDR2嵌入式系统设计与仿真

作者:时间:2010-11-05来源:网络收藏

  在运用CAD工具得出具有关键元件布局和关键网络的走线的基本元素的PCB后,综合考虑如电气、电磁兼容性(EMC)等因素对信号完整性(SI)的影响以及这些因素之间的相互作用,从而进行Boardsim布线后的分析与验证。下面选取一些重要的DQ、DQS、MA网络进行分析。在进行完整PCB的布线后,可以通过Boardsim导入PCB文件。图1为地址/控制线在Boardsim中的显示图,图2为差分对DQS在Boardsim中的显示图。

201092592520200.jpg

201092795051398.jpg

  在相关网站上下载该处理器和该型号内存的IBIS模型。根据JESD79-2C SDRAM SPECIFICATION的说明要求,可以知道地址/命令/控制信号以及DQS差分对或时钟信号的DC和AC工作标准对-800要求如表1所示。根据上述指标可以得出眼图的数据,然后设置叠层编辑器来设置特性阻抗值,导入CPU以及存储器的IBIS模型,根据实际设置网络中上拉电阻以及滤波电容的实际值,可以读出有效特性阻抗值Z0=54.3 Ω,以及每位周期的值。因为信号频率为400 MHz,所以每位周期设置为1.25 ns。

  从图3眼图可以看出,信号在不同DIMM内部和外部的信号质量是不同的,在没有端接电阻以及布线、阻抗调整的情况下,运行400 MHz的频率信号十分差,眼图的宽度、高度、上升斜率等关键指标都不符合JEDEC对-800的DC/AC规范。

201092595656650.jpg

linux操作系统文章专题:linux操作系统详解(linux不再难懂)


评论


相关推荐

技术专区

关闭