- 摘要:设计的基于FPGA的高速实时数据采集系统,可控制6路模拟信号的采集和处理,FPGA中的6个FIFO对数据进行缓存,数据总线传给DSP进行实时处理和上传给上位机显示。程序部分是用Verilog HDL语言,并利用QuartusⅡ等E
- 关键字:
FPGA 高速实时数 采集系统
- 本文提出了一种基于TLV1562的四通道实时数据采集处理系统的设计与实现方案,该设计以TLV1562、EP1K100和AD7533(四片)为核心器件,具有四个独立的A/D,D/A通道,能实现10位数据采集与回放;该系统应用到雷达实时自适应噪声对消器中,结果表明,该系统能够满足实时雷达信号对消处理要求,效果较好。
- 关键字:
1562 TLV 四通道 高速实时数
- 在数字波束形成系统(DBF)中,高速数据传输和数字波束形成均需保证其实时性,因而它一直以来都是DBF系统的关键技术。在此详细阐述采用低压差分信号(LVDS)技术解决DBF、系统高速数据传输问题,LVDS与普通的并行数据总线相比,既能确保数据传输速率,又降低了总线的互连复杂度;同时选择高性能FPGA芯片,既完成多通道高速数据的复加权求和运算,又实现了全阵的实时数字波束形成运算。
- 关键字:
高速实时数 波束形成器
高速实时数介绍
您好,目前还没有人创建词条高速实时数!
欢迎您创建该词条,阐述对高速实时数的理解,并与今后在此搜索高速实时数的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473