- 高速数字串行加法器及其应用 深圳南山区科技园中兴通讯IC开发一部(518057) 钟信潮上海盛立亚光网络系统有限公司 薛小刚深圳南山区科技园中兴通讯3G开发(518057) 王 诚
摘 要:与传统加法器相比,数字串行加法器具有工作频率高、占用资源少、设计灵活等优点。介绍了数字串行加法器的原理,说明了该加法器在FPGA上的实现要点及其在匹配滤波器设计中的应用。 关键词:加法器 位并行 数字串行 FPGA 匹配滤波器
与传统DSP相比,定制DSP具有速度更高、设计灵活、易于更改
- 关键字:
FPGA 加法器 匹配滤波器 数字串行 位并行
匹配滤波器介绍
匹配滤波器
指滤波器的性能与信号的特性取得某种一致,使滤波器输出端的信号瞬时功率与噪声平均功率的比值最大。
即当信号与噪声同时进入滤波器时,它使信号成分在某一瞬间出现尖峰值,而噪声成分受到抑制。
对最佳线性滤波器的设计有两种准则:
一种是使滤波器输出的信号波形与发送信号波形之间的均方误差最小,由此而导出的最佳线性滤波器称为维纳滤波器;
另一种是使滤波器输出信噪比在某一 [
查看详细 ]
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473