首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 优化布局布线技术

优化布局布线技术 文章 进入优化布局布线技术技术社区

优化布局布线技术提升硅片利用率

  • 优化布局布线技术提升硅片利用率  自动布局布线(APR)是目前普遍采用的芯片后端设计方法。工程师使用EDA工具环境,快速、自动地完成逻辑门的放置和门间电路的连接。但正是这种方法的自动性导致了半随机的门布局,使得芯片设计的硅片利用率在40% ~ 50%,在门与门之间,有很多硅片面积并未被有效使用。同时,半随机门布局不能保证门与门之间的紧凑性,因此也会造成门间电路的连接长度过长,带来不必要的线路功率消耗。  语音分组芯片供应商Octasic公司采用了特殊的优化布局布线(OPR)方法,对APR的结果进行调配,生
  • 关键字: 优化布局布线技术  
共1条 1/1 1

优化布局布线技术介绍

您好,目前还没有人创建词条优化布局布线技术!
欢迎您创建该词条,阐述对优化布局布线技术的理解,并与今后在此搜索优化布局布线技术的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473