- 用always块设计纯组合逻辑电路时,在生成组合逻辑的always块中,参与赋值的所有信号都必须有明确的值,即在赋值表达式右端参与赋值的信号都必需在always @(敏感电平列表)中列出。
- 关键字:
VerilogHDL 逻辑综合 FPGA
- 在移动通信和高速无线数据通信中,多径效应和信道带宽的有限性以及信道特性的不完善性导致数据传输时不可避免的产生码间干扰,成为影响通信质量的主要因素,而信道的均衡技术可以消除码间干扰和噪声,并减少误码率。其中判决反馈均衡器(DFE)是一种非常有效且应用广泛得对付多径干扰得措施。
- 关键字:
无线数据通讯 可配置均衡器 FPGA
- 当创建一个 DSP 算法的数学模型时,MATLAB 是天然之选,且出于硬件考虑,可以无阻碍地使用。将一个算法转换为在 FPGA 上实现的定点模型是一个复杂的、可从 AccelDSP Synthesis 综合工具提供的自动化、加速和可视化功能中大大受益的过程。
- 关键字:
DSP算法 matlab FPGA
- 本节旨在通过给定的工程实例——“蜂鸣器播放梁祝音乐”来熟悉Altera Quartus II软件的基本操作、设计、编译及仿真流程。同时使用基于Altera FPGA的开发板将该实例进行下载验证,完成工程设计的硬件实现,熟悉Altera FPGA开发板的使用及配置方式。
- 关键字:
Cyclone Altera FPGA QuartusII FPGA最小系统
- 结合FPGA和Linux双方优势,可以很好地满足嵌入式系统设计需求,量体裁衣,去除冗余。本文给出了一种基于Xilinx FPGA的嵌入式Linux操作系统解决方案。
- 关键字:
操作系统加载 Linux FPGA
- 实际的工程中,纯粹单时钟系统设计的情况很少,特别是设计模块与外围芯片的通信中,跨时钟域的情况经常不可避免。如果对跨时钟域带来的亚稳态、采样丢失、潜在逻辑错误等等一系列问题处理不当,将导致系统无法运行。本文总结出了几种同步策略来解决跨时钟域问题。
- 关键字:
跨时钟域 同步时序 FPGA
- SPI(Serial Peripheral Interface,串行外围设备接口)是一种高速、全双工、同步的通信总线,在芯片的引脚上只占用4根线,不仅节约了芯片的引脚,同时在PCB的布局上还节省空间。正是出于这种简单、易用的特性,现在越来越多的芯片集成了这种通信协议。
- 关键字:
复用编程 SPIFlash FPGA
- 提出一种基于IEC61850和SoPC的数字化变电站计量仪表设计方案。在DE2—70开发板的基础上,首先依据IEC61850标准对数字化变电站计量仪表进行了总体设计;其次对基于FPGA的电量参数算法进行了研究;最后完成了光纤通信电路、快速以太网接口电路、双软核SoPC系统等硬件电路的设计。基于FPGA的数字化变电站计量仪表设计方案具有设计
- 关键字:
数字化变电站 SOPC FPGA
- 采用Altera公司的Cyclone系列EPlC3T144C8作为控制芯片,QuartusⅡ为软件平台,用硬件描速语言设计了一个具有变频采样时钟和16路采样通道,基于VGA显示的逻辑分析仅.该设计方案利用FPGA内部的M4K决作为移位寄存器不断地进行读进数据的方式,提高了工作速度、性能稳定性以及分析的范围和质量。该逻辑分析仪实现简单,价格低,具有较高的使用价值。
- 关键字:
采样模式 逻辑分析仪 FPGA
- 根据电阻抗断层成像技术要求,设计了以Spartan3E系列XC3S500E FPGA为核心的16电极生物电阻抗成像系统,系统嵌入8 bit微处理器PicoBlaze实现逻辑控制并产生激励信号实现高速A/D采集及实现数字解调,通过RS232将采集数据传输到PC机,重建人体内部的电阻率分布或其变化图像。为广泛应用研究电阻抗断层成像技术提供一种
- 关键字:
Spartan3E 生物电阻抗成像系统 FPGA
rf-fpga介绍
您好,目前还没有人创建词条rf-fpga!
欢迎您创建该词条,阐述对rf-fpga的理解,并与今后在此搜索rf-fpga的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473