首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> processor(dsp)

processor(dsp) 文章 进入processor(dsp)技术社区

基于C5509A的功放闭环数字控制系统(图)

  • 随着通信系统的发展,要求通信具有更高的传输可靠性、更强的抗干扰能力。在无线信号发射过程中,射频信号必须经功放放大,再经天线发射出去,信号经功放后的幅度和稳定性对通信的可靠性和抗干扰起着关键作用。攻放输出信号的幅度越大通信可靠性越稳定,接收的准确性和可靠性就越高。在发射端,功放输出功率控制一方面需要保证功放的安全可靠,另一方面又要尽可能使功放输出功率最大。因此,对功放的输出功率控制就显得十分重要,早期的功放控制一般采用模拟等方法实现。
  • 关键字: C5509A  DSP  功放  闭环  数字控制  

基于DSP的数码相机中的MPEG-4 压缩

  • 虽然数码相机 (DSC) 投入市场仅几年时间,但已经使消费类电子成像业发生了翻天覆地的变化。目前,全球售出的相机中大约有三分之一是数码相机,而且其份额还在稳步上升。
  • 关键字: DSP  数码  MPEG-4  压缩  

用FPGA实现FIR滤波器

  • 你接到要求用FPGA实现FIR滤波器的任务时,也许会想起在学校里所学的FIR基础知识,但是下一步该做什么呢?哪些参数是重要的?做这个设计的最佳方法是什么?还有这个设计应该怎样在FPGA中实现?现在有大量的低成本IP核和工具来帮助你进行设计,因为FIR是用FPGA实现的最普通的功能。
  • 关键字: FIR滤波器  DSP  LUT  FPGA  

MAX706S在DSP系统中的应用

  • 对于实际的DSP应用系统特别是产品化的DSP系统而言,可靠性是一个不容忽视的问题。由于DSP系统的时钟频率比较高,因此在运行时极有可能发生干扰和被干扰的现象,严重时系统可能会出现死机。为了克服这种情况,除了在软件上作一些保护措施外,硬件上也必须作相应的处理。硬件上最有效的保护措施就是采用具有监视(Watchdog)功能的自动复位电路。各大公司生产了多种微处理器监控器,用来监测微处理器的运行状态,一旦微处理器失控就强行复位微处理器,引导程序重新运行。
  • 关键字: MAX706S  DSP  监控电路  

动量轮模拟器的设计

  • 在卫星姿态和轨道控制计算机(AOCC)分系统的设计和室内联调阶段,为方便系统调试,需设计动量轮模拟器,模拟执行机构动量轮所决定的卫星姿态和控制效果,代替真实部件进行分系统的开环和闭环试验。
  • 关键字: 动量轮  模拟器  DSP  

利用FPGA和多通道光模块组合长距离传送高速数据

  • 目前基于铜电缆的高速串口能够以数千兆位速率进行数据传送,并可通过使用多个并行通道达成超过100Gbps的数据传输率,不过传送的距离却受到限制,一个可以改善传输距离的作法是使用光互连来取代铜电缆,Alt
  • 关键字: DSP  LGA  FPGA  DDM  

基于FPGA+DSP的智能车全景视觉系统

  • 为实现智能车全景视觉系统的应用研究平台,设计了一种基于FPGA+双DSP的实时6通道数字图像采集与处理系统。该系统由两片FPGA与两个DSP组成。第一个FPGA进行多通道视觉图像采集的同步控制、逻辑处理,第二片FPGA辅助DSP进行海量图像数据的高速并行处理。
  • 关键字: 全景视觉系统  FPGA+DSP  数字图像采集与处理系统  

基于FPGA和多DSP的高速视觉测量系统的研究

  • 针对高速视觉测量系统数据处理速度快、数据处理量大的特点,将FPGA技术与DSP技术相结合,研究了一种基于FPGA和多DSP的多通道并行处理的高速视觉测量系统。详细介绍了FPGA技术与多DSP技术在数字图像处理过程中的不同应用、高速视觉测量系统的总体结构以及各部分的工作原理。
  • 关键字: 高速视觉测量系统  DSP  FPGA  

基于DSP的嵌入式导航计算机系统中CPLD器件软件更新的实现

  • 针对嵌入式导航计算机系统中CPLD器件软件更新需求,提出了通过串行方式基于DSP的CPLD软件更新方案,通过DSP的I/O口模拟CPLD的JTAG时序逻辑,将由串口接收到的CPLD配置信息文件,移入到其内部逻辑中,从而实现软件更新。分析研究了实现该方案需解决的硬件和软件中的关键问题,设计实现了提出的CPLD器件软件更新方案,并在实际的导航计算机系统中进行了验证和应用。
  • 关键字: CPLD器件软件更新  DSP  JTAG  

FPGA与DSP协同处理系统设计之:典型实例-整数DCT变换的设计与实现

  • 本节旨在设计实现了视频压缩标准H.264算法中的整数DCT变换部分,帮助读者了解并行流水设计技巧在算法优化中的作用。
  • 关键字: DSP  协同处理  FPGA  整数DCT变换  H.264  

FPGA与DSP协同处理系统设计之:典型实例-FPGA片上硬件乘法器的使用

  • 在FPGA+DSP系统设计系统中,FPGA经常作为DSP的协处理器来辅助完成一些计算任务。而这些计算工作中最消耗时间的就是乘法运算,因此本实例的主要内容就是帮助读者学会调用硬件乘法IP核。
  • 关键字: DSP  协同处理  FPGA  硬件乘法器  

FPGA与DSP协同处理系统设计之:FPGA+DSP协同平台的调试技巧和注意事项

  • 作为双芯片的协同系统,调试的开始阶段需要对每个芯片进行单独测试。这种情况下就需要避免另外一个芯片对调试产生影响,比较好的办法就是让它停止工作。
  • 关键字: DSP  协同处理  FPGA  内部逻辑分析仪  隔离调试  

FPGA与DSP协同处理系统设计之: FPGA与DSP的通信接口设计

  • 以上的接口中,比较常用的接口是EMIF和HPI。其中总线接口需要协议支持,开发难度较大,串行接口开发简单,但是速率较慢。VPORT等特殊接口一般是在特定的场合下应用,不具备通用性,而且需要修改DSP驱动,开发周期较长。
  • 关键字: DSP  协同处理  FPGA  通信接口  EMIF  HPI  BlockRAM  

FPGA与DSP协同处理系统设计之: 基于FPGA+DSP协同处理平台的优势和适用领域

  • FPGA的一个重要的应用领域就是数字信号处理,随着FPGA密度和速度的提高,现在FPGA已经可以胜任一些原来只有专用芯片或者多DSP才能完成的计算任务。
  • 关键字: DSP  协同处理  FPGA  

基于FPGA的数字下变频的工作理念分析

  •  近年来,软件无线电已经成为通信领域一个新的发展方向,数字下变频技术(Digital Down Converter-DDC)是软件无线电的核心技术之一,也是计算量最大的部分。基于FPGA的DDC设计一
  • 关键字: DSP  DDC  FPGA  滤波器  
共3925条 13/262 |‹ « 11 12 13 14 15 16 17 18 19 20 » ›|

processor(dsp)介绍

您好,目前还没有人创建词条processor(dsp)!
欢迎您创建该词条,阐述对processor(dsp)的理解,并与今后在此搜索processor(dsp)的朋友们分享。    创建词条

热门主题

Processor(DSP)    树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473