首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> mcu-fpga

mcu-fpga 文章 进入mcu-fpga技术社区

2008年2月18日,迈瑞公司授予Altera“优秀供应商奖”

  •   Altera公司今天宣布, 深圳迈瑞生物医疗电子股份有限公司授予Altera 2007年度“优秀供应商奖”,这是双方长期互惠合作的结果。迈瑞公司位于中国深圳,是医疗设备开发、生产和营销的龙头公司。Altera是2007年迈瑞供应商大会上唯一获得该奖项的FPGA供应商。   在年度供应商大会上,迈瑞公司表达了对最有价值合作伙伴的感谢,这些合作伙伴不断开拓创新,提高了公司的效能。Altera提供的功能、价值和技术支持契合迈瑞公司的需求,得到了 迈瑞 的认可。   迈瑞公司采购部
  • 关键字: Altera  FPGA  

PLD/FPGA新手入门

  • PLD是可编程逻辑器件(Programable Logic Device)的简称,FPGA是现场可编程门阵列(Field Programable Gate Array)的简称,两者的功能基本相同,只是实现原理略有不同,所以我们有时可以忽略这两者的区别,统称为可编程逻辑器件或PLD/FPGA。 PLD是电子设计领域中最具活力和发展前途的一项技术,它的影响丝毫不亚于70年代单片机的发明和使用。 PLD能做什么呢?可以毫不夸张的讲,PLD能完成任何数字器件的功能,上至高性能CPU,下至简单的74
  • 关键字: PLD FPGA 入门  

ADS8344和FPGA的高精度数据采集前端

  •   数据采集在工业测试系统中是一个很重要的环节,其精确性和可靠性是至关重要的。本文阐述的数据采集系统精度高达16位,能够对8个外部模拟通道进行A/D采样,最大模拟输入信号范围达到-15~+15V。该系统具有限幅保护功能,程序编写简便,能够实现对远端数据的采集和传输。   1 系统硬件设计   数据采集系统框图如图1所示。        图中,A/D转换器采用了TI公司的16位逐次逼近型ADS8344;FPGA主要用于控制ADC的启动、停止和查询ADC状态等,同时对数据进行高速数据缓
  • 关键字: ADS8344 FPGA 数据采集  

HOLTEK新推出HT46R92、HT46R94高电流LED驱动A/D型MCU

  •                                        HT46R92、HT46R94是HOLTEK
  • 关键字: HOLTEK LED A/D MCU  

基于FPGA和DSP的高速瞬态信号检测系统

  •   引 言   目前国内急需一种能够对电火工品的发火过程进行实时无损耗监测的方法和手段,并根据监测结果对火工品的可靠性进行准确的判决和认证,解决科研和生产过程中的具体问题。本系统采用感应式线圈作为非接触式启爆电流的启爆装置,并采用高速A/D、FPGA、DSP等先进的集成电路实现了电火工品的无损耗检测。其主要目的是:第一,解决电火工品可靠性试验中微秒级瞬态信号的检测、处理和存储技术;第二,为可靠性试验提供一种在线的无损耗实时检测系统,以便对电火工品的发火全过程进行监测;第三,为电火工品的发火可靠性认证和评
  • 关键字: FPGA DSP A/D  

2010年的全球MCU市场规模预计可达19亿颗

  •   微控制器(Microcontroller,MCU)商机围绕在我们生活四周,而多样化32位元MCU市场在汽车、消费性电子与工业应用等产品上的广泛应用,更将引领MCU市场迈向下一个高峰。市场分析机构SemicoResearch便指出,2007年到2011年全球32位元MCU出货量,将以24.5%的年复合成长率(CAGR)快速成长。而根据ARM内部统计数据显示,ARM于2007年MCU的全球出货量约达3亿颗,而预估到2010年的全球MCU市场规模可达19亿颗。   看好32位元MCU市场的快速发展,ARM
  • 关键字: 微控制器 MCU   200802  

使用VHDL语言设计FPGA的几个常见问题的探讨

  •        详细讨论了在MAX plusⅡ开发平台下使用VHDL硬件描述语言设计现场可编程门阵列(FP-GA)时常见的三个问题:等占空比分频电路、延时任意量的延时电路、双向电路。       1 引言            随着EDA技术的发展,使用硬件语言设计可编程逻辑器件(PLD)/现场可编程门阵
  • 关键字: VHDL FPGA 问题  

基于FPGA的锁相环位同步提取电路设计

  •   概述   同步是通信系统中一个重要的问题。在数字通信中,除了获取相干载波的载波同步外,位同步的提取是更为重要的一个环节。因为只有确定了每一个码元的起始时刻,才能对数字信息作出正确的判决。利用全数字锁相环可直接从接收到的单极性不归零码中提取位同步信号。   一般的位同步电路大多采用标准逻辑器件按传统数字系统设计方法构成,具有功耗大,可靠性低的缺点。用FPGA设计电路具有很高的灵活性和可靠性,可以提高集成度和设计速度,增强系统的整体性能。本文给出了一种基于fpga的数字锁相环位同步提取电路。   数
  • 关键字: FPGA 锁相环 分频器  

PLD公司三极化形成

  • 可编程逻辑器件(PLD)在与ASIC之激战中已经告捷:每年开始PLD设计的项目数目远远高于ASIC项目开工数。同时,PLD厂家之间也发生微妙的变化,由崛起时的争强好斗和互不相让,渐渐找到了各自的落脚点。目前看来,Xilinx的产品稳居65nm FPGA市场,Altera最大的量产在90nm FPGA,Actel凭低功耗0.13微米FPGA在对功耗要求苛刻的领域站稳了脚跟。昔日的两个庞然大物——Xilinx和Altera之间拉开了距离,同时小型FPGA厂商如Actel跃跃欲试,渐渐跳
  • 关键字: PLD FPGA ASIC  

Xilinx屡获殊荣的65nm Virtex-5系列新增三款器件

  •   赛灵思公司宣布为其屡获殊荣的65nm Virtex™-5 LX 和 LXT FPGA平台增加三款新型小尺寸封装器件,以满足新兴市场对可编程逻辑器件成本和密度的要求。其中逻辑优化的LX平台增加了Virtex-5 LX155器件,Virtex-5 LXT平台则增加了LX20T以及LX155T器件,外加带有低功率收发器的小尺寸 19mm FF323封装。这些新增器件将支持工业网络、医疗影像、马达控制、国防和高性能计算应用等领域 实现更高水平的成本优化。   “由于Virtex-5系
  • 关键字: 赛灵思 FPGA 可编程逻辑器件  

Altera的Stratix II GX FPGA提供50-Gbps SFI-5接口

  •   Altera公司宣布,带有嵌入式收发器的Stratix® II GX FPGA支持SERDES成帧器接口Level 5 (SFI-5)标准,为高性能光通信应用提供40至50-Gbps接口。SFI-5规范是芯片至芯片标准,保证了前向纠错(FEC)技术、成帧器以及业界最佳光转发器之间的通用性。硬件测试验证了Stratix II GX FPGA符合SFI-5标准,其20个高速串行收发器通道的数据速率在600 Mbps至6.375 Gbps之间,很容易满足SFI-5接口要求。   SFI-5光互联论
  • 关键字: Altera FPGA 芯片  

基于SOPC的工业大型吊车吊钩位置测量的设计

  • 本文提出了应用FPGA和编码器实现基于SOPC的工业吊车吊钩的位置测量。该设计通过对于相关编码器输出信号的采集处理实现了对于吊钩垂直距离的测量,并且对于在应用实践中的问题进行了讨论。
  • 关键字: SOPC  FPGA  位置测量  

Actel的 ProASIC3L系列实现低功耗高速度和低成本之间的平衡

  •   Actel公司进一步扩展其业界领先的低功耗可编程解决方案组合,面向高性能及对功耗敏感的系统设计人员推出ProASIC3L系列现场可编程门阵列 (FPGA)。相比前一代ProASIC3 FPGA,新推出的以 Flash为基础的FPGA系列可以在高达350MHz的工作频率下大幅降低功耗,能分别对动态和静态功耗降低达40% 和 90%,从而为工业、医疗和科研等高性能市场领域的设计人员提供高速度、低功耗及低成本的灵活且功能丰富的解决方案。ProASIC3L系列还支持FPGA优化32位ARM Cortex-M1
  • 关键字: Actel 可编程 FPGA   

基于FPGA的数字滤波器的设计与实现

  •   在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用到滤波器,数字滤波器是数字信号处理中使用最广泛的一种方法,常用的数字滤波器有无限长单位脉冲响应(IIR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1]。对于应用设计者,由于开发速度和效率的要求很高,短期内不可能全面了解数字滤波器相关的优化技术,需要花费很大的精力才能使设计出的滤波器在速度、资源利用、性能上趋于较优。而采用调试好的IP核需要向Altera公司购买。本文采用了一种基于DSP Builder的FPGA设计方法,以一个低通的16
  • 关键字: FPGA 数字滤波器  

TD-SCDMA系统基带处理的DSP+FPGA实现方案

  • 本文首先介绍TD-SCDMA系统无线信道的基带发送方案,说明其对多媒体业务的支持及实现的复杂性。然后,从硬件实现角度,进行了DSP和FPGA的性能比较,提出DSP+FPGA基带发送的实现方案,并以基站分系统(BTS)的发送单元为例,具体给出了该实现方案在下行无线信道基带发送单元中的应用。
  • 关键字: TD-SCDMA,DSP+FPGA  
共9974条 616/665 |‹ « 614 615 616 617 618 619 620 621 622 623 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473