首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fpga-1c6

fpga-1c6 文章 最新资讯

基于TLC5510的数据采集系统设计

  •   1 TLC5510简介   TLC5510是美国德州仪器(TI)公司的8位半闪速架构A/D转换器。采用CMOS工艺,大大减少比较器数。TLC5510最大可提供20 Ms/s的采样率,可广泛应用于高速数据转换、数字TV、医学图像、视频会议以及QAM解调器等领域。TLC5510的工作电源为5 V,功耗为100 mW(典型值)。内置采样保持电路,可简化外围电路设计。TLC5510具有高阻抗并行接口和内部基准电阻,模拟输入范围为0.6 V~2.6 V。   1.1 引脚功能描述   TLC5510采用2
  • 关键字: 数据采集  CMOS  A/D转换器  FPGA  

CDMA2000基带信号发生器的FPGA+DSP实现

  • 电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
  • 关键字: CDMA2000  DSP  基带信号发生器  FPGA  

基于FPGA的多路数字量采集模块设计

  •   1 引言   测控系统常常需要处理所采集到的各种数字量信号。通常测控系统采用通用MCU完成系统任务。但当系统中采集信号量较多时,仅依靠MCU则难以完成系统任务。针对这一问题,提出一种基于FPGA技术的多路数字量采集模块。利用FPGA的I/O端口数多且可编程设置的特点,配以VHDL编写的FPGA内部逻辑,实现采集多路数字量信号。   2 模块设计方案   2.1 功能要求   该数字量采集模块主要功能是采集输入的36路数字及脉冲信号,并将编帧后的信号数据上传给上位机,上位机经解包处理后显示信号相
  • 关键字: FPGA  数字量采集  测控  USB单片机  MCU  FIFO  

基于FPGA的FFT处理器设计

  •   1 引言   随着数字技术的快速发展,数字信号处理已深入到条个领域。在数字信号处理中,许多算法如相关、滤波、谱估计、卷积等都可通过转化为离散傅立叶变换(DFT)实现,从而为离散信号分析从理论上提供了变换工具。但DFT计算量大,实现困难。快速傅立叶(FFT)的提出,大大减少了计算量,从根本上改变了傅立叶变换的地位,成为数字信号处理中的核心技术之一,广泛应用于雷达、观测、跟踪、高速图像处理、保密无线通信和数字通信等领域。   目前,硬件实现FFT算法的方案主要有:通用数字信号处理器(DSP)、FFT专
  • 关键字: FPGA  FFT  处理器  DFT  DSP  

基于FPGA和ADSP的数字波束形成技术的工程实现

  •   数字波束形成技术充分利用阵列天线所获取的空间信息,通过信号处理技术使波束获得超分辨率和低副瓣的性能,实现了波束的扫描、目标的跟踪以及空间干扰信号的零陷,因而数字波束形成技术在雷达信号处理、通信信号处理以及电子对抗系统中得到了广泛的应用。数字波束形成是把阵列天线输出的信号进行AD采样数字化后送到数字波束形成器的处理单元,完成对各路信号的复加权处理,形成所需的波束信号。只要信号处理的速度足够快,就可以产生不同指向的波束。由于数字波束形成一般是通过DSP或FPGA用软件实现的,所以具有很高的灵活性和可扩展性
  • 关键字: FPGA  ADSP  数字波束  信号处理  

基于FPGA的中高频感应电炉控制电路设计方案

  •   1 引 言   中高频感应炉是利用电磁感应原理加热和溶化金属的,这种方式是一种较理想的加热工艺,已经广泛应用于金属熔炼、焊接、表面淬火等加工和热处理过程。中高频电炉的负载是由感应圈和被加热的金属工件组成,为了降低无功功率,需要用串联或并联电容的方式来补偿无功功率,使整个电路中形成中高频的LC振荡。维持这样较恒定的频率振荡,金属内部将形成涡流而发热,从而达到加热和熔化金属的目的。传统的控制电路主要采用分离元件的模数混合电路,控制精度低,容易产生噪声问题。   本文将提出一种基于FPGA片上可编程技术
  • 关键字: FPGA  电炉  控制  电路  电磁感应  

DSP和FPGA在大尺寸激光数控加工系统中的运用

  •   激光切割和雕刻以其精度高、视觉效果好等特性,被广泛运用于广告业和航模制造业。在大尺寸激光加工系统的开发过程中,加工速度与加工精度是首先要解决的问题。解决速度问题的一般方法是在电机每次运动前、后设置加、减速区,但这会使加工数据总量成倍增加。除此之外,庞大的数据计算量也需要一个专门的高性能处理器来实现。   FPGA(现场可编程门阵列)在并行信号处理方面具有极大的优势。本系统采用FPGA作为加工数据的执行器件。这种解决方案突出的特点是让运动控制的处理部分以独立的、硬件性方式展开,增加系统的性能和可靠性,
  • 关键字: DSP  FPGA  数控加工  激光加工  

基于FPGA的迭代层析重建中的小数处理方法

  • 基于FPGA的迭代层析重建中的小数处理方法,发射光谱层析(EST)技术是一种不干扰原待测场分布的测量诊断技术,他在热物理量测试、等离子体诊断等方面显示出了极大的优越性,尤其是在场分布测量方面,几乎是其他方法不可替代的,是测量三维流场内部物理量分布的一种常用方法。

    传统的层析重建技术,通常是利用软件编程在计算机上直接完成,这要花费很长的时间,无法满足实时重建时对速度的要求,现在已有研究者开始着手研究在硬件(例如FPGA和DSP)上来实现层析重建技术,例如:在FPGA上实现ART算法。但
  • 关键字: 处理  方法  小数  重建  FPGA  基于  

基于FPGA的数字电视信号发生器的设计与实现

  • 基于FPGA的数字电视信号发生器的设计与实现,电视信号的数字化使得数字电视设备越来越受到广大电子消费者的青睐,如何选择自己理想的数字电视产品,也成了消费者关心的问题,评价、测试电视系统与设备运行的质量状况成为广播电视行业所关注的热点。而数字电视信号发生器能提供可视的测试图像信号,直观、快捷的测试方法,因此,数字电视信号发生器成为目前电子设计的热门研究课题,他在数字电视节目制作播出、科研、生产以及售后服务过程中起着不可或缺的作用。本文设计了一种基于FPGA的数字电视信号友生器,该信号发生器以一种单芯片多配置
  • 关键字: 设计  实现  信号发生器  数字电视  FPGA  基于  

基于FPGA设计航空电子系统

  •   基于现场可编程门阵列 (FPGA) 核心的实施体现了先进的现代航空电子设计方法。   这项技术具有多种优势,如废弃组件管理、降低设计风险、提高集成度、减小体积、降低功耗和提高故障平均间隔 时间(MTBF)等,吸引着用户将原来的系统转移到此项技术。MIL-STD-1553 的市场可能随着这种趋势而繁荣起来 ;事实上,某些客户已经觉得这项技术的实施有点姗姗来迟。   MIL-STD-1553 核心带来了多种好处,它代表着彻底告别了 ASIC 传统。FPGA 中加入一项知识产权核心,就获得了一种与众不同
  • 关键字: FPGA  航空电子  ASIC  MIL-STD-1553  

用PLD实现高可用性系统的热插拔和加电顺序保护

  •   互联网的繁荣和无线通讯及存储行业的发展使得实时数据通讯量成指数级增长。数据通讯量的急剧增加使系统可用性显得更加关键,因为系统即使停一秒钟也意味着将产生巨大的影响,并将减少运营商的收入。为了使系统的宕机时间为零,可以将系统设计成可热插拔的形式。热插拔是指系统在正常运行时可以从背板上插入或取出电路板,而不会对主系统的正常工作产生影响。热插拔也称为热切换(hot swap)或热插入。   快速发展的半导体工艺技术使支持热插拔的设计更趋复杂,因为工艺尺寸越来越小,IC的工作电压也越来越低,而且不同的I/O标
  • 关键字: PLD  热插拔  加电顺序保护  FPGA  

XtremeData发售基于Altera Stratix III FPGA的Intel FSB模块

  •   Altera公司宣布,开始提供基于FPGA/Intel® Xeon®处理器的前端总线(FSB)模块。采用了多片Altera® Stratix® III FPGA,并且使用Intel QuickAssist技术,XtremeData XD2000i In-Socket加速器(ISA)展示了1066 MHz协处理解决方案。     XD2000i系列在目前市场上最小封装中提供密度最大的Stratix III FPGA。模块使用三片FPGA,一片用于基于Inte
  • 关键字: FPGA  XtremeData  Intel FSB  

基于FPGA的USB2.0虚拟逻辑分析仪的设计与实现

  •        基于FPGA的USB2.0高速、低成本的虚拟逻辑分析仪的设计原理与实现方法。重点介绍了逻辑分析仪的触发方式设计以及利用CP2102芯片构建USB接口、实现系统与PC通信的方法。 关键词:虚拟逻辑分析仪;FPGA;触发设计;USB2.0;CP2102 引言         传统的逻辑分析仪体积庞大、价格昂贵、通道数目有限,并且在数据采集、传输、存储、显示等方面
  • 关键字: FPGA  USB2.0  虚拟逻辑分析仪  数据采集  Altera  

基于短时能量和短时过零率的VAD算法及其FPGA实现

  •   语音激活检测VAD(Voice Activity Detection)是一种通过特定的判决准则判断语音中出现的停顿和静默间隔,检测出有效语音部分的技术。运用这种技术可以在确保语音质量的前提下,对不同类别的语音段采用不同的比特数进行编码,从而降低语音的编码速率。由于在双工移动通信系统中,一方只有35%的时间处于激活状态[1],如何降低静音期的编码速率对于减少传输带宽、功率以及容量具有积极的作用,因此VAD技术在语音通信领域具有重要的使用价值。随着适合于变比特率语音编码的CDMA和PRMA等多址技术的出现
  • 关键字: FPGA  VAD  短时能量  短时过零率  FIFO  滤波器  

Xilinx为低功耗Intel车载信息娱乐参考设计增加灵活的连接功能

  •   赛灵思公司(Xilinx, Inc.)宣布推出一款集成了赛灵思汽车(XA)现场可编程门阵列(FPGA)和知识产权(IP)的解决方案。这一集成解决方案包括在针对汽车音响本体(head unit)应用的低功耗Intel车载信息娱乐(IVI)参考设计中。该参考设计结合了XA解决方案与Intel® Atom™ 处理器,为系统开发人员在开发开放式汽车信息娱乐平台时提供了更高级别的性能、可扩展能力和灵活性。   与消费者在家庭和办公室中的需求一样,车载数字信息访问和娱乐应用的需求也在不断增长
  • 关键字: Xilinx  低功耗  Intel  车载信息娱乐  FPGA  
共6413条 382/428 |‹ « 380 381 382 383 384 385 386 387 388 389 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473