首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fpga soc

fpga soc 文章 最新资讯

SoC功耗设计的黄金模型

  •   在SoC系统设计方面,现在还有一些人们几乎未涉足的领域,而这些领域将对降低功耗产生最大的推动作用。幸运的是,人们现在已经拥有大量针对这一领域的设计工具。在近日美国旧金山举办的Electronic Summit2008上,Mentor Graphics的ESL-HDL部门总经理Glenn Perry介绍了系统级设计需要考虑的方方面面。   系统架构方面的改进将带来巨大的好处,不过在EDA世界,人们只有在设计的较晚阶段才使用功耗仿真工具,如门级和物理实现级。那为何不在系统级进行这些工作?原因主要包括:
  • 关键字: SoC  功耗  EDA  

外形似集成电路的完整 DC/DC 解决方案为基于 FPGA 的系统带来切实益处

  • FPGA工艺尺寸的进步和更加灵活的设计配置、以及基于FPGA的系统取得的进步已经使FPGA制造商充满信心地进入了以前由微处理器和ASIC供应商垄断的市场。最近,Xilinx的VirtexTM和Altera的Stratix产品系列分别推出了新器件,进一步缩小了性能差距,再次提高了性能标准。尽管这些器件的通用和可配置性吸引了系统设计师,但是控制这些器件内部工作方式的设计规则及其外部接口协议的复杂性导致需要广泛的培训、基准设计评估、设计仿真和验证。因此,FPGA供应商提供了详尽的硬件和固件支持,旨在帮助系统设计
  • 关键字: DC/DC ,解决方案,FPGA  

安富利电子元件部推出Virtex-5 FXT FPGA评估工具套件

  •   安富利公司 (NYSE: AVT) 旗下安富利电子元件部宣布推出Xilinx® Virtex®-5 FXT FPGA 评估工具套件。该套件以Xilinx最新的Virtex-5 FXT 现场门阵列(FPGA)为基础,还包括了一块评估板、ISE® Design Suite 10.1 WebPACK™ 设计工具、评估版Embedded Development Kit (EDK)软件、电源并能获得参考设计和设计指南等资料。此套件成本低廉,是意图研究Virtex-5 FXT平
  • 关键字: 安富利公司  安富利电子元件部  Xilinx  FPGA  评估工具套件  

基于FPGA的高速流水线FFT算法实现

  •   0 引言   有限长序列的DFT(离散傅里叶变换)特点是能够将频域的数据离散化成有限长的序列。但由于DYT本身运算量相当大,限制了它的实际应用。FFT(快速傅里叶变换)算法是作为DFT的快速算法提出,它将长序列的DFT分解为短序列的DFT,大大减少了运算量,使得DFT算法在频谱分析、滤波器设计等领域得到了广泛的应用。   FPGA(现场可编程门阵列)是一种具有大规模可编程门阵列的器件,不仅具有专用集成电路(ASIC)快速的特点,更具有很好的系统实现的灵活性。FPGA可通过开发工具实现在线编程。与C
  • 关键字: FPGA  FFT  集成电路  DFT  

系统设备低功耗设计的4个层次

  •   系统级设备往往是能耗的最终反映。在考虑功耗降低时,往往需要从四个层次来考虑。在近日旧金山举行的Electronic Summit2008上,Cadence公司低功耗市场行销总监Mohit Bhatnagar举例了数据中心设备的低功耗考虑。   第一是服务器中心,即绿色电网的问题,如果你采用相同的IC、工艺、软件,你能让设计出的数据中心的功耗更低吗?数据分析表明,考察一个数据中心时,45%的功耗出现在服务器元件上,诸如存储器或CPU;另外的45%则是用于冷却它们。因此,其中90%的功耗是半导体集成电路
  • 关键字: 功耗  CPU  SoC  

Altera Stratix III FPGA的LVDS I/O支持SGMII

  •   Altera公司今天宣布,Stratix® III FPGA在其LVDS I/O上支持串行千兆位介质无关接口(SGMII)。Stratix III LVDS I/O的接口速率达到1.25 Gbps,满足SGMII严格的抖动性能要求,支持不含收发器的三速以太网(10/100/1000 Mbps)接口。Stratix III FPGA是业界首款在LVDS引脚上支持千兆以太网SGMII的可编程逻辑器件,降低了每个器件的成本和功耗,提供更多的接口。   Stratix III FPGA的SGMII
  • 关键字: Altera  Stratix III FPGA  SGMII  以太网  

用于便携式设备的低功耗MCU系统设计方法及应用

  •   1、便携式设备对处理器提出的挑战      随着电子便携式设备在全球的风行,人们对电子便携式设备的要求也越来越高,希望产品有更多的功能,如手机摄像机自动对焦与手机闪信与计步器;希望产品功耗更低,如无线设备、手持POS机和家庭医疗产品;希望产品体积更小,如运动手表;希望产品的保密性好;处理能力强,如便携式仪器和高精度运动控制;希望价格更低和开发周期短。      然而困惑的是,很多的便携式设备往往会同时要有上面的多个要求,然而现实中很难做到:同时满足高速处理、低功耗和价格?ARM高速,但是功耗而
  • 关键字: SoC  ARM  MCU  

如何在SoC设计中加入低开销、低功耗的音频处理功能

  • 如果你打算设计一个包含数字音频的SoC系统,或者正在进行这样一个项目,那么花几分钟时间阅读本文可以帮助你在各种技术参数之间做出更好的平衡,避免设计方向出现偏差,提高流片的成功率,从而节省数周的开发时间。我们将为你逐一分析设计备选方案,评估中的关键因素以及由此做出的决策。   消费类音频产品的历史   消费类音频产品的历史最早可以追溯到130年前,在开始的100年间,音频回放只能采用模拟技术。那时采用数字技术的产品体积庞大,价格昂贵,对于消费类产品来说也过于复杂。直到1982年,CD光盘和CD播放器的
  • 关键字: SoC  数字音频  CD光盘  MP3  

突发通信中Turbo码的FPGA实现

  •   Turbo码一种低信噪比条件下也能达到优异纠错性能的信道编码。早期为了强调Turbo码接近香农限的优异性能,研究的码字度非常大[1~2],存在译码复杂度大、译码时延长等问题。突发数据通信以传输中小长度的数据报文业务为主,所以突发通信中的Turbo码的码长也是中等长度以下的。本文面向突发数据通信中的信道编码应用,研究了短帧长Turbo码编译码算法的FPGA实现。实现中采用了优化的编译码算法,以降低译码复杂度和译码延时。最后仿真和测试了Turbo译码器的纠错性能和吞吐量。   1 Turbo码编码器的F
  • 关键字: Turbo  FPGA  RSC  

安富利电子元件部推出低成本Spartan-3A FPGA评估工具套件

  •   安富利公司 (NYSE: AVT) 旗下安富利电子元件部宣布推出价格仅为39美元Xilinx® Spartan®-3A 评估工具套件。这套件工具上装有Xilinx的 Spartan-3A 400A 现场可编程门阵列 (FPGA),为设计师评估或测试其针对低成本大批量应用的设计提供了高性价比解决方案。   设计师可以用Spartan-3A工具套件进行FPGA原型设计、研究Xilinx MicroBlaze™软处理器、尝试各种不同的FPGA配置技术以及验证低成本的FPGA设计
  • 关键字: 安富利  Spartan-3A  FPGA  

基于FPGA的高速PID控制器设计与仿真

  •   在CNC(电脑数控)加工、激光切割、自动化磨辊弧焊系统、步进/伺服电机控制及其他由电机控制的机械组装定位运动控制系统中,PID控制器应用得非常广泛。其设计技术成熟,长期以来形成了典型的结构,参数整定方便,结构更改灵活,能满足一般控制的要求。   此类运动控制系统的被控量常为速度、角度等模拟量,被控量与设定值之间的误差值经离散化处理后,可由数字PID控制器实现的控制算法加以运算,最后再转换为模拟量反馈给被控对象,这就是PID控制中常用的近似逼近原理。   采用这种结构设计的控制系统,其性能只能与原连
  • 关键字: FPGA  PID控制器  A/D变换  EDA  

释放未来物理硬件设计的无限潜力

  •   能否创建真正具有竞争力的产品在本质上取决于设计是否有优势,能否在市场获得认可。过去,组件在电路板上排布与连接的方式具有很高的区分度。而今天,业界不断的全球化和接口的标准化让板级的区分更加困难也更加难以维持。   随着技术不断进步,电子产品也在不断发展,当今可以真正区分产品的通常是嵌入在该器件中的智能水平-这一趋势从20年前经济的微处理器快速发展时就开始显现。向软领域的发展意味着产品的真正价值主要由器件中的编程智能实现,而不是取决于其所属的物理平台属性。   对于电子产品开发公司,这意味着花在板级实
  • 关键字: FPGA  PCB  NanoBoard  

降低功耗:小心“过度设计”

  •   当前,降低功耗不仅成为节电的必由之路,并且被赋予了环保的神圣使命。因此所有的设计者都十分关心功耗问题。不过,在设计时还要谨防过度设计(overdesign)现象,使各个部分协调一致,达到整个功耗的降低。   应用是个很复杂的问题,其中有许多要素。你需要针对问题提供整体化的解决方案。在深刻理解最终应用的情况下,你会发现是否出现了过度设计;有时候,出于市场等方面的考虑,会出现过度设计的做法,这最终会导致功耗过高。   系统设计与SoC设计的相对比例问题,软、硬件比例问题,IC的驱动电压是否越低就越好?
  • 关键字: 降低功耗  SoC  过度设计  DSP  Bolosigno 300  Bolosigno250  

JavaCard CPU的设计与FPGA实现

  •   1 JavaCard简介   智能卡是指集成了CPU、ROM、RAM、COS(芯片操作系统)和EEPROM,能储存信息和图像,具备读/写能力,信息能被加密保护的便携卡。智能卡的最基本标准是 ISO/IEC7816。智能卡在银行、电信等行业得到广泛应用,但在发展过程中也遇到很多问题,主要有:各厂商指令集不统一;编程接口APIs太复杂;开发环境不通用,新卡开发都要熟悉开发环境;系统不兼容,专卡专用。由于开发门槛过高,影响了智能卡的发展。市场对智能卡的发展提出了新的要求,Sun公司提出了Java Card
  • 关键字: JavaCard  CPU  FPGA  智能卡  

智能测控电路片上系统的设计与仿真

  •   1 引言   智能测量控制电路系统在工业控制、各种消费类电子产品获得了广泛的应用。它一般是以单片机为核心,外加模拟信号调理、模数转换、人机接口(包括按键和数码显示等)、功率输出等几部分组成,其系统框图如图1。测控系统是基于PCB板来设计的,体积和功耗都较大。特别是为了使系统能够应用在各种恶劣的工作环境下,设计者通常要化大量的时间和精力来研究和实施各种硬件和软件的抗干扰措施。另外,这些系统都具有大多数的共性,设计师很多的工作都是重复的。   2 系统结构   随着集成电路的设计技术和深亚微米制造技
  • 关键字: 智能测量  PCB板  SoC  
共7982条 474/533 |‹ « 472 473 474 475 476 477 478 479 480 481 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473