- 本文介绍一种通用的基于CPLD的片内振荡器设计方法,它基于环形振荡器原理,只占用片上普通逻辑资源(LE),无需使用专用逻辑资源(如MaxII中的UFM),从而提高了芯片的资源利用率。
- 关键字:
片内振荡器 SoC CPLD
- 如果仅用一个延迟模块就能同时完成脉冲前后沿的延迟,这样就即节省了电路制作成本又提高了延迟线的延迟精度。本文正是基于这一思想并使用CPLD芯片来实现数字延迟线的设计的。
- 关键字:
数字延迟线 延迟误差 CPLD
- 本文针对光纤通信传输码型的要求和CMI码的编码原理,介绍了一种以EPM系列7064芯片为硬件平台,以Max+PlusⅡ为软件平台,以VHDL为开发工具,适合于CPLD实现的CMI编码器的设计方案。
- 关键字:
CMI编码 光纤通信 CPLD
- 以MOS开关、电容器和运算放大器为核心的单片集成器件SCF,以其对截止频率的精确控制,频率响应特性可大范围调节,编程控制简单,有效解决了模拟滤波器的通带调节问题,在滤波电路设计中得到广泛应用。
- 关键字:
SCF 程控滤波电路 CPLD
- 本控制仪以单片机80c196kc为核心,集无功补偿、电度量计量、电能质量监测及通信于一体,能实时显示电网的各项参数,通过键盘可人工设定系统运行的参数。单片机外围芯片PSD8XX及复杂可编程逻辑器件(CPLD)的使用不仅使系统的硬件电路简化,而且使系统的性能提高。本文将讨论用CPLD来实现控制仪的键盘系统,给出了硬件电路和软件设计方法。
- 关键字:
键盘扩展 无功补偿装置 CPLD
- 为了测量爆炸场等恶劣环境下温度的动态变化,分析炸药或相关弹药的爆炸参数,设计了基于CPLD的低功耗温度存储式测试系统;运用钨铼热电偶温度传感器匹配先进的电源管理模块,并结合动态存储测试技术,能够应用于环境条件比较差的恶劣环境中,在可靠可信、微功耗的基础上能得到较好的实验数据。
- 关键字:
时序仿真 温度测试 CPLD
- 为解决电脑横机机头控制系统信号的测试可靠性问题,基于低成本、高效率的考虑,研究设计了机头控制系统电路板的批量测试系统。该系统采用TI公司的LM 3S5R31芯片作为系统的核心部分,通过CPLD进行I/O扩展及辅助控制,使得系统功能灵活强大。将同一信号通路中的前后级元件信号进行编码,向待测板发送握手信号并使之发送反馈信号,该系统将反馈信号进行采样并在程序中比较计算,制作了实物并进行了大量实验。
- 关键字:
故障测试 I/O扩展 CPLD
- 设计了一组基于CPLD的PLC背板总线协议接口芯片,协议芯片可以区分PLC的背板总线的周期性数据和非周期性数据。详细介绍了通过Verilog HDL语言设计状态机、协议帧控制器、FIFO控制器的过程,25MHz下背板总线工作稳定的试验结果验证了协议芯片设计的可行性。
- 关键字:
VerilogHDL PLC背板 CPLD
- 基于数字信号处理器(DSP)TMS320VC5416和复杂可编程逻辑器件(CPLD)的嵌入式车牌识别系统的硬件设计,利用视频处理芯片SAA7111作为视频A/D,在CPLD的控制下将采集到的图像数据写入帧存储器中,DSP对图像数据进行实时分析处理。采用“乒乓”存储结构,实现了图像数据的采集和处理的并行运行。识别结果通过串口传到上位机或者保存在E2PROM中,实现了车牌识别系统脱机、联机工作,在实时高速图像处理系统中有广泛的工程技术应用前景。
- 关键字:
车牌识别系统 嵌入式 CPLD
- 以CPLD作为主控芯片,设计了一种针对USB总线的数据读写控制器。u盘通过该控制器转接到Pc机的USB接口,利用控制器对usB总线上的数据进行实时监测分析,自动禁止Pc机上的文件数据输出到U盘,同时不影响Pc机对u盘中文件的正常读取。
- 关键字:
USB接口 读写控制器 CPLD
- 可编程逻辑器件的D触发器资源非常有限,而且可编程逻辑器件在控制时序方面不如单片机那样方便,很多不熟悉的应用者往往感到应用起来非常的困难。利用可编程逻辑器件和单片机构成的双向通信控制器克服了两者的缺点,且把二者的长处最大限度地发挥出来。
- 关键字:
可编程逻辑器件 双控制器 AT89C51 CPLD 单片机
- 数据采集系统是通过采样电路将输入的模拟信号转换成离散信号,并送入CPU、MCU或DSP进行处理。现在流行的基于PCI总线设计的采集卡是数据采集系统的主流,其优点是可以利用PCI总线的研究成果快速的开发系统软件,整体运行速度快,能够实现实时采集实时处理。但在一些工业测控现场检测大型设备时,从现场到机房有一定的距离,模拟信号传到安装在PC内的PCI数据采集卡会有不同程度的衰减,且易受工业环境的干扰。而单纯用由微控制器(MCU)为核心的数据采集系统时,把数据采集器置于被监测的设备处,虽然可以避免模拟信号的衰减和
- 关键字:
数据采集 ARM μC/OS-II CPLD
- 传统意义上,ASIC和CPLD是低功耗竞争中当仁不让的赢家。但是由于相对成本较高,且用户对高端性能和额外逻辑的要求也越来越多,在低功耗应用中使用CPLD正在失去优势。ASIC也面临相同的风险。而例如FPGA这样日益增长的可编程半导体器件正逐步成为备受青睐的解决方案。
- 关键字:
低功耗 ASIC CPLD 可编程半导体器件
- 0 引 言 本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言V
- 关键字:
EDA CPLD FPGA
dp-cpld介绍
您好,目前还没有人创建词条dp-cpld!
欢迎您创建该词条,阐述对dp-cpld的理解,并与今后在此搜索dp-cpld的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473