- FPGA的嵌入式系统USB接口设计,摘要:设计基于FPGA的IP-BX电话应用系统,用于传统的电话网络(PSTN)与PC机之间的接口连接。USB2.0接口器件EZ-USB FX2 CY7C68013A-56工作在slave FIFO模式,为基于FPGA的嵌入式系统与PC机之间提供数据和命令通道,从
- 关键字:
接口 设计 USB 系统 嵌入式 FPGA
- 对许多包含并行性或可流水化的算法而言,由于裕量连接带宽可实现用户自定义的数据通路,这样,逻辑可在一个时钟周期内访问存储器或访问另一个逻辑块的结果,从而使FPGA的持续性能可接近峰值性能。由于固定架构具备预先确定的用以实现不同功能的逻辑块集合,所以可以为FPGA配置支持某种给定算法的最优逻辑函数比例来实现器件资源的最佳利用。
- 关键字:
进展 处理 FPGA 交换
- Altera 公司今天宣布其Stratix® IV GT FPGA 实现了与Avago公司 的 40G 四通道小型可插拔 (QSFP) 光学模块的互操作性。QSFP 光学模块在单条光纤电缆链路上数据速率为 40-Gbps。利用 Stratix IV GT FPGA 中特有的 11.3-Gbps 嵌入式收发器,设计人员现在可以运用 FPGA 的灵活性和性能优势在其线卡中将 40G QSFP 光学模块桥接到其它器件,从而增加总系统带宽。
QSFP 是一些计算及电信应用中使用的高性能交换机、路
- 关键字:
Altera FPGA Stratix QSFP
- 摘要:利用现场可编程门阵列(FPGA)设计并实现直接数字频率合成器(DDS)。结合DDS的结构和原理,给出系统设计方法,并推导得到参考频率与输出频率间的关系。DDS具有高稳定度,高分辨率和高转换速度,同时利用Ahera公司
- 关键字:
FPGA DDS
- 摘要:介绍一种基于FPGA技术的时间间隔测量方法,通过分析FPGA的主要技术优势及其在工业控制领域中所处的重要地位,给出设计时间间隔测量模块所选用的FPGA器件并进行硬件设计,以及所选用的软件并进行软件设计。描述
- 关键字:
FPGA 时间间隔测量 模块设计
- 摘要:介绍一种基于复杂可编程逻辑器件(CPLD)的数据采集系统,并给出详细的设计方案。计算机通过ISA总线实现与数据采集系统的指令和数据传输。通过VHDL编程实现CPLD对12位串行模数转换器ADS7816的控制。最后,给出该
- 关键字:
CPLD ISA 总线 数据采集
- 摘要:利用压控振荡器CD4046和可编程逻辑器件EPM7128构成控制系统,通过调节逆变输出脉冲的占空比和频率,实现臭氧电源输出电压和频率的调节,从而达到对臭氧电源输出功率的调节。调试结果表明该系统满足实时性和功耗
- 关键字:
CPLD 臭氧电源 中的应用
- 摘要:提出一个使用FPGA和ARM微控制器实现Profibus-DP主站(1类)通信平台的解决方案;解析了Profibus-DP通信协议,重点是令牌轮转协议;给出了该主站通信平台的系统构建。该通信平台可以独立实现Profibus-DP主站(1类)
- 关键字:
Profibus-DP FPGA ARM 通信
- 摘要:讨论了应用移位寄存器在Ahera的FPGA芯片中实现线性和非线性伪随机序列的方法,该算法基于m序列本原多项式来获得线性m序列和非线性m子序列移位寄存器的反馈逻辑式。文中给出了以Altera的QuartusⅡ为开发平台,并
- 关键字:
FPGA 伪随机序列 发生器
- 摘要:给出了以FPGA为核心逻辑控制模块的高性能数据采集系统的设计方法,并在QuartusII8.0集成环境中进行软件设计和系统仿真,最后给出了新型缓存系统中主要功能模块的仿真图形。
关键词:FPGA;高速;数据采集;缓
- 关键字:
FPGA 芯片 高速数据 采集
- 摘要:介绍基于TMS320F2812和CPLD的数字视频采集系统的接口设计。该系统采用同步分离电路、TMS320F2812、EPM7128、TMS320C6416、IDE硬盘存储器以及显示器接口等芯片,利用TMs320F2812中的ADC采样速度和转换精度高的优
- 关键字:
接口 设计 系统 采集 CPLD 视频 TMS320F2812
- 雷达回波发生器利用现代仿真技术生成蕴含雷达目标和环境信息的模拟雷达信号,用来对雷达系统进行性能测试和评估。根据通用性、灵活性要求,提出了一种基于DSP+FPGA的雷达回波发生器的设计方法;简要介绍了设计思想,详细阐述了系统的硬件组成和软件设计,并给出了测试结果并总结了该雷达回波发生器的一些优点。
- 关键字:
FPGA DSP 雷达回波 发生器
- 摘要:ISPl362是飞利浦推出的一款USB可编程控制芯片,其内部集成了一个高级主控制器,一个外设控制器,主机和设备控制器兼容USB 2.O协议,支持12 Mb/s的全速传输和1.5 Mb/s的低速传输;芯片有三种工作模式,即主
- 关键字:
ISPl FPGA 362 红外成像系统
cpld/fpga介绍
您好,目前还没有人创建词条cpld/fpga!
欢迎您创建该词条,阐述对cpld/fpga的理解,并与今后在此搜索cpld/fpga的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473