引 言
随着片上系统(SoC,System on Chip)时代的到来,包括复杂可编程逻辑器件(CPLD,Complex ProgrammableLogic Devi(e)和现场可编程门阵列(FPGA,Field Programmable Gate Array)的可编程逻辑器件(具有在系统可再编程的独特优点),应用越来越广泛。这给用于可编程逻辑器件编程的下载电缆提出了更高的要求。
本文研究基于IEEEll49.1标准的USB下载接口电路的设计及实现。针对Altera公司的FPGA器件Cy-
关键字:
CPLD USB FPGA 下载电缆 SoC
许多通信系统都要用到多速滤波器(multirate filter),多速滤波器是指输出数据速率与输入数据速率不相等的滤波器,常用于某个物理接口如数模转换器(DAC)或模数转换器(ADC)的接口处。
关键字:
ASIC DSP PLD 滤波器设计
1 ADC08D1000的结构
ADC08D1000是NS(National Semiconductor,国家半导体)公司于2005年推出的双通道低功耗的高速8位A/D转换器,其最高单通道采样频率达l.3 GHz,全功率带宽(FPBW)为1.7 GHz,在500 MHz标准信号输入的情况下可以获得7.4位的有效采样位数。整个A/D转换器用单电源1.9V供电,内带高质量参考源和高性能采样保持电路,每个通道均为差分输入,采样范围可选为650 mV或870 mV(峰一峰值)。在高速数/模转换系统中,有
关键字:
硬件电路 NS A/D转换器 FPGA LVDS
世界级ASIC设计晶圆厂及定制解决方案供应商VeriSilicon Holdings Co., Ltd.(VeriSilicon)“已经加盟功耗前锋倡议”( Power Forward Initiative,PFI),计划为其ASIC客户提供基于通用功率格式(Common Power Format,CPF)的设计解决方案。
VeriSilicon采用Cadence低功耗解决方案,是业界领先的完整的设计流程,以Si2标准的CPF为基础,贯穿逻辑设计、验证、实现等技术。这种针
关键字:
晶圆 VeriSilicon ASIC 低功耗 CPF
FPGA工艺尺寸的进步和更加灵活的设计配置、以及基于FPGA的系统取得的进步已经使FPGA制造商充满信心地进入了以前由微处理器和ASIC供应商垄断的市场。最近,Xilinx的VirtexTM和Altera的Stratix产品系列分别推出了新器件,进一步缩小了性能差距,再次提高了性能标准。尽管这些器件的通用和可配置性吸引了系统设计师,但是控制这些器件内部工作方式的设计规则及其外部接口协议的复杂性导致需要广泛的培训、基准设计评估、设计仿真和验证。因此,FPGA供应商提供了详尽的硬件和固件支持,旨在帮助系统设计
关键字:
DC/DC ,解决方案,FPGA
安富利公司 (NYSE: AVT) 旗下安富利电子元件部宣布推出Xilinx® Virtex®-5 FXT FPGA 评估工具套件。该套件以Xilinx最新的Virtex-5 FXT 现场门阵列(FPGA)为基础,还包括了一块评估板、ISE® Design Suite 10.1 WebPACK™ 设计工具、评估版Embedded Development Kit (EDK)软件、电源并能获得参考设计和设计指南等资料。此套件成本低廉,是意图研究Virtex-5 FXT平
关键字:
安富利公司 安富利电子元件部 Xilinx FPGA 评估工具套件
0 引言
有限长序列的DFT(离散傅里叶变换)特点是能够将频域的数据离散化成有限长的序列。但由于DYT本身运算量相当大,限制了它的实际应用。FFT(快速傅里叶变换)算法是作为DFT的快速算法提出,它将长序列的DFT分解为短序列的DFT,大大减少了运算量,使得DFT算法在频谱分析、滤波器设计等领域得到了广泛的应用。
FPGA(现场可编程门阵列)是一种具有大规模可编程门阵列的器件,不仅具有专用集成电路(ASIC)快速的特点,更具有很好的系统实现的灵活性。FPGA可通过开发工具实现在线编程。与C
关键字:
FPGA FFT 集成电路 DFT
Altera公司今天宣布,Stratix® III FPGA在其LVDS I/O上支持串行千兆位介质无关接口(SGMII)。Stratix III LVDS I/O的接口速率达到1.25 Gbps,满足SGMII严格的抖动性能要求,支持不含收发器的三速以太网(10/100/1000 Mbps)接口。Stratix III FPGA是业界首款在LVDS引脚上支持千兆以太网SGMII的可编程逻辑器件,降低了每个器件的成本和功耗,提供更多的接口。
Stratix III FPGA的SGMII
关键字:
Altera Stratix III FPGA SGMII 以太网
Turbo码一种低信噪比条件下也能达到优异纠错性能的信道编码。早期为了强调Turbo码接近香农限的优异性能,研究的码字度非常大[1~2],存在译码复杂度大、译码时延长等问题。突发数据通信以传输中小长度的数据报文业务为主,所以突发通信中的Turbo码的码长也是中等长度以下的。本文面向突发数据通信中的信道编码应用,研究了短帧长Turbo码编译码算法的FPGA实现。实现中采用了优化的编译码算法,以降低译码复杂度和译码延时。最后仿真和测试了Turbo译码器的纠错性能和吞吐量。
1 Turbo码编码器的F
关键字:
Turbo FPGA RSC
安富利公司 (NYSE: AVT) 旗下安富利电子元件部宣布推出价格仅为39美元Xilinx® Spartan®-3A 评估工具套件。这套件工具上装有Xilinx的 Spartan-3A 400A 现场可编程门阵列 (FPGA),为设计师评估或测试其针对低成本大批量应用的设计提供了高性价比解决方案。
设计师可以用Spartan-3A工具套件进行FPGA原型设计、研究Xilinx MicroBlaze™软处理器、尝试各种不同的FPGA配置技术以及验证低成本的FPGA设计
关键字:
安富利 Spartan-3A FPGA
在CNC(电脑数控)加工、激光切割、自动化磨辊弧焊系统、步进/伺服电机控制及其他由电机控制的机械组装定位运动控制系统中,PID控制器应用得非常广泛。其设计技术成熟,长期以来形成了典型的结构,参数整定方便,结构更改灵活,能满足一般控制的要求。
此类运动控制系统的被控量常为速度、角度等模拟量,被控量与设定值之间的误差值经离散化处理后,可由数字PID控制器实现的控制算法加以运算,最后再转换为模拟量反馈给被控对象,这就是PID控制中常用的近似逼近原理。
采用这种结构设计的控制系统,其性能只能与原连
关键字:
FPGA PID控制器 A/D变换 EDA
能否创建真正具有竞争力的产品在本质上取决于设计是否有优势,能否在市场获得认可。过去,组件在电路板上排布与连接的方式具有很高的区分度。而今天,业界不断的全球化和接口的标准化让板级的区分更加困难也更加难以维持。
随着技术不断进步,电子产品也在不断发展,当今可以真正区分产品的通常是嵌入在该器件中的智能水平-这一趋势从20年前经济的微处理器快速发展时就开始显现。向软领域的发展意味着产品的真正价值主要由器件中的编程智能实现,而不是取决于其所属的物理平台属性。
对于电子产品开发公司,这意味着花在板级实
关键字:
FPGA PCB NanoBoard
1 JavaCard简介
智能卡是指集成了CPU、ROM、RAM、COS(芯片操作系统)和EEPROM,能储存信息和图像,具备读/写能力,信息能被加密保护的便携卡。智能卡的最基本标准是 ISO/IEC7816。智能卡在银行、电信等行业得到广泛应用,但在发展过程中也遇到很多问题,主要有:各厂商指令集不统一;编程接口APIs太复杂;开发环境不通用,新卡开发都要熟悉开发环境;系统不兼容,专卡专用。由于开发门槛过高,影响了智能卡的发展。市场对智能卡的发展提出了新的要求,Sun公司提出了Java Card
关键字:
JavaCard CPU FPGA 智能卡
您可以显著提高无线系统中信号处理功能的性能。怎样提高呢?有效方法是利用FPGA结构的灵活性和目前受益于并行处理的FPGA架构中的嵌入式DSP模块。
常见于无线应用中这类处理包括有限冲激响应(FIR)滤波、快速傅里叶变换(FFT)、数字上下变频和前向误差校正(FEC)。Xilinx? Virtex-4和Virtex-5架构提供多达512个并行嵌入式DSP乘法器,这些乘法器的工作频率高于500MHz,最高可提供256 GMAC的DSP性能。
将需要高速并行处理的工作卸载给FPGA,而将需要高速
关键字:
信号处理 FPGA DSP
asic-to-fpga介绍
您好,目前还没有人创建词条asic-to-fpga!
欢迎您创建该词条,阐述对asic-to-fpga的理解,并与今后在此搜索asic-to-fpga的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473