首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> asic-to-fpga

asic-to-fpga 文章 进入asic-to-fpga技术社区

Xilinx展示电信级All Programmable FPGA和SoC以太网解决方案

  •   All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )在西班牙巴塞罗那举行的2012年电信级以太网世界大会(Carrier Ethernet World Congress 2012)上展示了All Programmable技术在电信级光学网络中的优势。赛灵思届时将重点介绍面向电信级以太网应用的产品系列,展示其如何为具有40G至400G高端口密度
  • 关键字: Xilinx  以太网  FPGA  

Xilinx宣布隆重推出赛灵思基础目标设计平台

  •   全球可编程逻辑解决方案领导厂商赛灵思公司(Xilinx, Inc. )日前宣布隆重推出赛灵思基础目标设计平台, 致力于加速基于其Virtex®-6 和 Spartan®-6 现场可编程门阵列 (FPGA) 的片上系统 (SoC) 解决方案的开发。这款基础级目标设计平台在完全集成的评估套件中融合了 ISE® 设计套件 11.2版本、扩展的IP系列以及面向Virtex-6或Sp
  • 关键字: Xilinx  Virtex  FPGA  SoC  

Xilinx推出全球首个用于构建40Gb和100Gb 电信设备的单片FPGA解决方案

  •   赛灵思公司日前宣布,为开发下一代以太网桥接和交换解决方案的电信设备生产商推出全球第一款单片 FPGA 解决方案。赛灵思公司进一步扩展其业界领先的高性能 65 nm 系列现场可编程门阵列(FPGA)产品,推出Virtex?-5 TXT 平台,旨在进一步推动40G/100G以太网市场的创新和增长。Virtex-5 TXT 平台包括两款器件,在目前所有 FPGA 产品中提供了最多数量的 6
  • 关键字: Xilinx  FPGA  Virtex-5  TXT  电信设备  

Xilinx进驻北京新址并宣布成立中国研发中心

  •   全球可编程平台领导厂商赛灵思公司 (Xilinx, Inc.)日前在进驻北京新址的庆典上,强调其对高增长的中国市场的承诺。该公司不断扩大其在亚太地区的影响力,包括开设研发中心,并将本地销售、市场营销和应用工程设计等业务整合到统一的办公地点。新址面积达 2,000 平米,将为北京本地、整个亚太区乃至跨国客户提供强有力的支持。  从左至右, 北京化工大学教授何宾, 赛灵思软件研发总监宋传华博士, 全球研发高级总监Devadas,&nbs
  • 关键字: Xilinx  可编程平台  FPGA,(AMS  

基于FPGA+MATLAB的串行多阶FIR滤波器设计

  • 摘要 FIR滤波器的设计分为滤波器系数计算和滤波器结构的具体两个部分。为说明使用FPGA实现FIR的灵活性,文中列举了一个多阶串行FIR滤波器实例,并给出主要的源代码和相关模块的时序和功能说明,最后使用Matlab和Quartusii联合仿真验证了FPGA硬滤波器工程的正确性。 关键词 FPGA;FIR数字滤波器;Matlab;仿真 数字滤波器是用于过滤时间离散信号的数字系统,通过对抽样数据进行数学处理达到频域滤波的目的。根据单位冲激响应函数的时域特性可分为两类:无限冲激响应(Infinite Imp
  • 关键字: FPGA  MATLAB  

基于FPGA+DSP的多通道单端/差分信号采集系统设计

  • 摘要 介绍了一种基于DSP+FPGA的平台,主要利用ADS8517AD转换芯片构成的具有32路单端通道或16路差分通道的信号采集存储系统,该系统通道可以选择切换,且采样率也可以改变,具有较强的灵活性。 关键词 DSP;FPGA;ADS8517;通道切换 在信号处理过程中,经常采用DSP+FPGA协同处理的方法。是因为DSP虽然可以实现较高速率的信号采集,但其指令更适于实现算法而不是逻辑控制,其外部接口的通用性较差。而FPGA时钟频率高、内部延时小,全部控制逻辑由硬件完成,速度快、效率高,适合于大数据量
  • 关键字: FPGA  DSP  

基于NiosII软核的图形用户接口设计

  • 摘要 采用SOPC可编程片上系统技术,将NiosII32位处理器软核嵌入到FPGA现场可编程门阵列中。通过VGA显示控制模块,构建VGA显示系统,该系统具有体积小、功耗低、可靠性强等特点。同时,通过软硬件结合设计,使得系统更有利于修改和重复使用。 关键词 SOPC;VGA控制;NiosII;FPGA 随着大规模集成电路技术的不断发展,嵌入式计算机系统开始从MCU逐步过渡到SOC的新阶段。SOPC是一种灵活、高效的SOC解决方案。其集成了处理器、存储器、各种外围设备等系统设计需要的部件,构建成一个可编程
  • 关键字: FPGA  NiosII  

Altera宣布为高性能FPGA提供高效的电源转换解决方案

  •   Altera公司日前宣布开始提供新款电源转换解决方案,方便了电路板开发人员设计负载点电源方案,以最低的系统功耗实现FPGA最佳性能。新款电源转换解决方案包括单片40A驱动器和同步MOSFET电源,经过优化,可以满足Altera高性能Stratix® V、Arria® 10以及Stratix® 10 FPGA和SoC的核心需求。当系统设计人员需要将高性能FPGA集成到系统中时,它为系统设计人员提供了高效的高密度电源转换方案。  新款电源(型号ET4040)满足了高
  • 关键字: Altera  FPGA  ET4040  

一种基于FPGA和DSP的图行显示控制系统设计

  • 摘要 提出了一种基于DSP和FPGA的图行显示控制系统,以及系统各部分的设计方法和思想。硬件上充分利用DSP高速计算和FPGA并行处理特点;软件上给出了图形图像、汉字字符等的驱动函数。通过键盘输入和图形图像显示的功能,系统验证表明,系统可以满足图像、正弦波、三角波等较为复杂的动态图形的显示,效果良好。 关键词 DSP;FPGA;图像显示控制 随着现代电子信息技术的发展,人机交互、图形图像数据的输出显示在系统设计中越来越重要,一方面要求各种参数的输入,另一方面要求将数据结构显示出来。文中设计的基于DSP
  • 关键字: FPGA  DSP  

基于软核NiosⅡ的实时人脸检测系统

  • 摘要 基于FPGA内嵌的NiosⅡ处理器,设计了一个实时人脸检测系统。介绍了基于Haar特征的AdaBoost人脸检测算法,描述了依据AdaBoost算法的人脸检测软件实现过程,最后在以Altera公司CycloneⅡ系列EP2C70为核心芯片的DE-2开发平台上,对检测系统进行了整体设计。测试结果表明,系统有较高的检测率,可以满足实时人脸检测的要求。 关键词 人脸检测;FPGA;AdaBoost算法;分类器 人脸检测是指在图像中判断是否有人脸存在,并且将检测到的人脸部分在图像中标识出来的过程。作为人
  • 关键字: FPGA  NiosⅡ  

一种基于FPGA的无人机控制器设计方案

  • 摘要:根据无人机系统的控制特点,提出了一种基于FPGA的无人机控制器设计方案,并完成了该方案的软硬件设计。该方案将键盘扫描、AD采样、指令编码与显示和指令异步串行发送等功能模块集成到FPGA内部,简化了控制器硬件结构。实际应用表明,该无人机控制器具有指令群延时低、功能可扩展性强等优点,能够满足使用要求。 关键词:无人机控制器;FPFG;键盘扫描;UART 无人机的飞行控制和机载电子设备的控制指令主要通过地面控制计算机中的软件或者无人机控制器产生,这两种相互独立的控制方式互为备份。而无人机控制器主要由硬
  • 关键字: FPGA  UART  

基于ARM7和FPGA的多轴控制器设计

  • 摘要:介绍了一种基于FPGA的多轴控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外围电路组成,用于同时控制多路电机的运动。利用Verilog HDL硬件描述语言在FPGA中实现了电机控制逻辑,主要包括脉冲控制信号产生、加减速控制、编码器反馈信号的辨向和细分、绝对位移记录、限位信号保护逻辑等。论文中给出了FPGA内部一些核心逻辑单元的实现,并利用QuartusⅡ、Modelsim SE软件对关键逻辑及时序进行了仿真。实际使用表明该控制器可以很好控制多轴电机的运动,并且
  • 关键字: ARM7  FPGA  

一款基于FPGA和DDS的数字调制信号发生器设计

  • 摘要:为了提高数字调制信号发生器的频率准确度和稳定度,并使其相关技术参数灵活可调,提出了基于FPGA和DDS技术的数字调制信号发生器设计方法。利用Matlab/Simulink、DSP Builder、QuartusⅡ3个工具软件,进行基本DDS建模,然后在DDS模块的基础上,通过单片机等电路组成的控制单元的逻辑控制作用,根据通信系统中数字调制方式的基本原理,设计并实现了数字调制信号发生器,从而实现二进制频移键控(2FSK)、二进制相移键控(2PSK)和二进制幅移键控(2ASK)3种基本的二进制数字调制。
  • 关键字: FPGA  DDS  

基于FPGA的JPEG2000数据压缩实现

  • 摘要:高性能的数据压缩可以有效的减少数据对存储空间和通信带宽的要求,降低通信成本。为解决图像数据的高压缩性能问题,本文提出了基于JPEG2000标准的数据压缩系统的FPGA实现方案。相对于软件算法实现和其他硬件方法,采用FPGA硬件实现可降低系统复杂度提高性能。最终设计的IP核具有资源占用少,性能良好和便于扩展等优点,能够满足通信传输和照相设备等应用需求。 关键词:JPEG2000;数据压缩;FPGA;DWT 近年来通信领域中信息的传输总量急速扩大。由于存储空间有限、通信带宽等因素的限制,数据通常需要
  • 关键字: FPGA  JPEG2000  

基于DSP的人工耳蜗语音处理器设计

  • 摘要:传统的人工耳蜗语音处理器采用ASIC设计,投入成本高,可移植性差,设计了一种基于A的人工耳蜗语音处理器。该处理器采用双麦克风接受语音信号,实现了语音信号的自适应噪声消除和CIS(Continuous Interleaved Sampling)方案。同一段语音由DSP采样处理得到的刺激脉冲与MATLAB采样处理的结果基本相同。实验结果表明,基于DSP的人工耳蜗语音处理器能实现语音信号中噪声的消除并得到良好的刺激脉冲。 关键词:DSP;人工耳蜗;自适应噪声消除;语音处理器 人工耳蜗又称人造耳蜗、电子
  • 关键字: DSP  ASIC  
共6795条 170/453 |‹ « 168 169 170 171 172 173 174 175 176 177 » ›|

asic-to-fpga介绍

您好,目前还没有人创建词条asic-to-fpga!
欢迎您创建该词条,阐述对asic-to-fpga的理解,并与今后在此搜索asic-to-fpga的朋友们分享。    创建词条

热门主题

ASIC-to-FPGA    树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473