首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> risc-v定制

risc-v定制 文章 最新资讯

构建智能:RISC‑V CPU在智能体AI基础设施中的崛起

  • SiFive 新近宣布完成 4 亿美元 G 轮融资,标志着面向智能体 AI 数据中心负载的高性能 RISC‑V CPU 开发进入重要技术拐点。本轮融资后公司估值达 36.5 亿美元,资金将专门用于加速下一代 CPU IP 研发、软件生态成熟,以及支撑超大规模部署。这些举措共同解决新兴算力瓶颈 —— 传统架构在日益异构的 AI 基础设施中,难以兼顾调度效率、扩展性与功耗限制。本次投资背后的核心技术驱动力,是 CPU 在智能体 AI 系统中的作用不断提升。尽管 GPU 与专用加速器能为张量运算提供高吞吐量,但
  • 关键字: 构建智能  RISC‑V  CPU  智能体AI  基础设施  

协处理器新时代:异构计算架构如何跟上AI浪潮

  • 核心要点没有任何一种处理器能高效执行所有任务,必须采用多处理器协同架构。最大化效率的关键是最小化数据移动。架构师必须在满足当前负载效率的同时,预留足够灵活性以适配未来需求。得益于 AI 带来的负载变革,新一代处理器架构正快速演进,但没有任何一款处理器能 “包打天下”。协同在纸面上很简单,实际实现却困难重重。历史上从未出现过能通吃所有场景的处理器架构。过去 50 年,CPU 一直是主力计算单元,但即便在 PC 早期,人们就已意识到部分负载需要更专用的处理能力 ——8086 就搭配了 8087 浮点协处理器。
  • 关键字: 协处理器  异构计算  AI  Arm  DSP  RISC-V  

三星新一代SSD将采用RISC-V架构,降低对Arm依赖

  • 据Wccftech报道,三星电子正逐步在存储产品中引入开源指令集RISC-V。其新一代SSD产品线BM9K1将搭载自研控制器芯片,首次以RISC-V架构为核心,旨在减少对Arm IP的依赖。SSD控制器在存储设备中扮演重要角色,负责主机与NAND Flash之间的数据传输,同时执行错误校验(ECC)、垃圾回收以及磨损均衡等关键任务。尽管三星在主流移动处理器领域仍以Arm架构为主,例如最新的Exynos 2600采用Armv9.3 CPU核心,但此次RISC-V的导入主要集中在SSD控制器等外围组件上。相较
  • 关键字: 三星  SSD  RISC-V  Arm  

当平台提供商变成竞争对手:Arm 的芯片战略如何重构行业利益格局

  • 我供职于一家 RISC‑V IP 公司晶心科技(Andes),但我真心为 Arm 加油 —— 可能比我这个职位的大多数人愿意承认的还要多。不是因为我搞不清谁和谁竞争,而是因为对 Arm 股东最有利的一步,恰恰也是迄今为止给 RISC‑V 带来最大东风的一步。这本质上不是一个 “Arm 对决 RISC‑V” 的故事,而是一个平台经济学的故事:当中立的平台提供商开始与它赋能的客户正面竞争时,会发生什么。一、向价值链上游攀登 —— 这在商业上完全合理纵观历史,Arm 一直在稳步向价值链上游走:从 CPU IP,
  • 关键字: 晶心科技  IP  RISC‑V  Arm  

基于RISC-V实现高可靠性能:为何架构、微架构与编译器必须协同工作

  • RISC-V 凭借其模块化架构占据天然优势,半导体行业可基于该架构打造异构片上系统(SoC),将高性能计算核心、确定性实时核心与安全认证锁步核心相结合,根据应用场景定制化设计,而非受限于固定的专有架构。
  • 关键字: RISC-V  高可靠性能  架构  微架构  编译器  

阿里发布RISC-V处理器玄铁C950,性能刷新全球纪录

  • 3月24日,阿里巴巴达摩院在上海举行的2026玄铁RISC-V生态大会上,正式推出新一代旗舰级CPU产品——玄铁C950。这款处理器基于开源RISC-V架构设计,在Specint2006基准测试中,单核通用性能突破70分,创下全球RISC-V性能的新纪录。玄铁C950不仅性能卓越,还具备广泛的应用场景,覆盖云计算、生成式AI、高端机器人以及边缘计算等领域。据官方介绍,玄铁C950充分利用了RISC-V架构的开源开放特性,搭载了自主研发的AI加速引擎,首次实现了对Qwen3、DeepSeek V3等千亿参数
  • 关键字: 阿里  RISC-  V处理器  玄铁C950  

全球首款真正的RISC-V架构人工智能笔记本电脑

  • 2 月 27 日在波士顿举办的一场技术研讨会上,发生了一件看似细微却意义重大的事:开发者们坐在一台 RISC-V 架构笔记本电脑前,成功安装了 Fedora 系统,并运行了本地大语言模型。全程无仿真模拟,无外接显示器的开发板,就是一台真正的笔记本电脑。十多年来,RISC-V 架构的拥护者一直承诺,这一开源指令集终将走进主流计算设备。但在此之前,其实际应用大多局限于评估板、嵌入式系统和科研平台,而ROMA II 笔记本电脑彻底改变了这一现状。开发者可将其当作普通电脑使用 —— 开机、安装 Linux 系统、
  • 关键字: RISC-V  架构  人工智能  笔记本电脑  

德国初创杀进 RISC‑V,首款通用处理器流片

  • 公司计划年内完成第二次流片,2027 年实现全面量产。
  • 关键字: RISC‑V 处理器  

RISC-V的发展演进与晶心科技在构建全球生态中的核心作用

  • 十余年前,我作为深耕晶圆代工厂合作领域的从业者,频繁往返中国台湾地区,彼时便在当地结识了晶心科技首席执行官林哲伟先生。从皇家酒店(那是我多年来的第二个家)步行前往台积电总部的途中,晶心科技的办公地恰在半路,林哲伟先生的大门永远为访客敞开。有时只是品茗闲谈,有时则深入探讨技术问题,每次与他交流都能有所收获。在我的职业生涯中,我始终坚信开放标准是加速芯片设计启动的重要平台,而半导体行业的核心要义,正是芯片的设计研发,不是吗?我曾参与过众多开放标准相关项目,其中一些取得了成功,但失败的案例也屡见不鲜。而 RIS
  • 关键字: RISC-V  晶心科技  Andes  

英飞凌推出三款DRIVECORE软件套件,助力客户加速迈向基于RISC-V架构的下一代汽车微控制器

  • 英飞凌科技股份公司(FSE代码:IFX / OTCQX代码:IFNNY)推出三款用于简化和加速软件定义汽车(SDV)开发流程的全新软件套件,进一步扩展其DRIVECORE软件产品组合。此次产品扩展的核心是针对英飞凌RISC-V虚拟原型机的全新DRIVECORE套件,这是为英飞凌即将推出的基于RISC-V架构的AURIX™系列微控制器(MCU)打造汽车生态系统的关键一步。通过这项最新举措,英飞凌将持续引领汽车行业向可扩展的开放计算架构的转型,支持客户和合作伙伴在硬件量产前即可开启下一代汽车MCU的软件预开发
  • 关键字: 英飞凌  DRIVECORE  软件套件  RISC-V  汽车微控制器  

IAR与英飞凌共推DRIVECORE软件包及AURIX RISC‑V调试方案

  •  IAR今日正式宣布,将在2026德国嵌入式展(Embedded World 2026)重磅展示其汽车电子生态体系的全面升级成果。本次重点呈现与英飞凌在DRIVECORE软件评估包产品系列的深度战略合作,并正式预告面向英飞凌AURIX™ RISC‑V系列推出的全新调试功能。随着SDV引领全球汽车产业进入新一轮技术创新周期,开发团队需在持续演进的电子电气架构与漫长产品生命周期中,交付高复杂度、高安全性、高可靠性的车载软件。IAR以可扩展、全链路、跨平台的生态化支撑体系响应行业变革,助力企业面对这一
  • 关键字: IAR  英飞凌  DRIVECORE  AURIX  RISC‑V  SDV  

RISC-V 的发展之路:为何软件一致性正变得至关重要

  • 为了探讨该技术对嵌入式与物联网系统日益凸显的重要性,我们专访了马科斯・科达斯。他现任 GDevelop 公司合作与教育总监,该公司打造了一款开源、无代码的人工智能游戏引擎。科达斯将分享为矽速科技 SiFive HiFive Premier P550 RISC-V 开发板打造中心化游戏应用商店的实践,并通过实例阐释软件碎片化问题对平台落地普及的影响。亚历山大・诺伊曼:你将在这场 RISC-V 会议中提出,软件碎片化是开发者即便向往 RISC-V 的架构自由,却仍频频回归 ARM 平台的主因。当前 RISC-
  • 关键字: RISC-V  软件一致性  

IAR与英飞凌共同推出DRIVECORE软件包及AURIX™ RISC‑V调试方案,全面加速SDV开发进程

  • 瑞典乌普萨拉,2026年3月3日 — IAR今日正式宣布,将在2026德国嵌入式展(Embedded World 2026)重磅展示其汽车电子生态体系的全面升级成果。本次重点呈现与英飞凌在DRIVECORE软件评估包产品系列的深度战略合作,并正式预告面向英飞凌AURIX™ RISC‑V系列推出的全新调试功能。随着SDV引领全球汽车产业进入新一轮技术创新周期,开发团队需在持续演进的电子电气架构与漫长产品生命周期中,交付高复杂度、高安全性、高可靠性的车载软件。IAR以可扩展、全链路、跨平台的生态化支撑体系响应
  • 关键字: IAR  英飞凌  RISC‑V  汽车电子  

为RISC-V第三方IP筑牢安全防线:实现全设计供应链中基于通用缺陷枚举的全面安全验证

  • 基于通用缺陷枚举(CWE)的 RISC-V 第三方 IP(3PIP)安全验证流程安全需求基于美特莱公司(MITRE)硬件缺陷数据库,制定待验证的安全需求指导原则核心安全维度:完整性、保密性、可用性验证手段:1. 信息流分析 2. 系统验证自动化(SVA) 3. 定向 C 语言测试 4. 静态分析各参与方工作流程RISC-V 第三方 IP 供应商:筛选适用于实际设计的通用缺陷枚举项→制定匹配安全需求的安全规则→采用适配的验证基础设施开展安全设计分析RISC-V 第三方 IP 供应商:收集安全验证指标→制定安
  • 关键字: RISC-V  第三方IP  安全防线  设计供应链  通用缺陷枚举  全面安全验证  

RISC‑V在人工智能、机器学习与嵌入式系统中的优势

  • RISC‑V 的开源特性带来了模块化、免版税指令集架构(ISA),消除了授权费用,可加速开发进程,并支持针对人工智能(AI)、机器学习(ML)、物联网(IoT)与嵌入式系统等多样化应用进行定制化设计。从零售消费交易、工业 4.0 运营到自动驾驶,众多应用的自动化水平正在不断提升。RISC‑V 实现了供应商独立性,通过架构透明性增强安全性,并支持定制化专用处理器,以适配对功耗敏感的物联网与边缘应用。它还能支撑用于高级自动化方案的混合边缘 / 云系统架构。混合架构借助云计算实现可扩展性,而边缘计算与嵌入式 A
  • 关键字: RISC‑V  人工智能  机器学习  嵌入式系统  
共468条 1/32 1 2 3 4 5 6 7 8 9 10 » ›|

risc-v定制介绍

您好,目前还没有人创建词条risc-v定制!
欢迎您创建该词条,阐述对risc-v定制的理解,并与今后在此搜索risc-v定制的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473