- 时延是一个关键网络指标,对用户语音通话和数据交易体验具有重要影响,如视频和互联网应用。主要挑战是满足PHY层处理严格的时延预算要求,最大限度提高其他PHY处理和MAC层调度任务的可用时间预算。LTE标准规定最终用户往返时延低于5ms,要求基站内延迟更低(下行链路低于0.5ms,上行链路低于1ms)
- 关键字:
3GPP DFE LTE RF
- 赛灵思公司今天宣布推出优化的完整数字前端(DFE)设计,帮助设计人员实现更快速、低成本3GPP LTE无线通信系统的开发。这是专门针对高性能3GPP LTE射频应用的业界第一款DFE设计。该设计不仅能够降低总功耗,同时其高可扩展能力还能够支持从大型多扇区宏单元(multi-sector macrocell)基站到超微型基站的多种应用。
赛灵思3GPP LTE设计支持基于业界应用最广泛的高性能FPGA系列 — Virtex-5 FPGA的全功能可编程开发平台。该LTE DFE平台包括:
- 关键字:
赛灵思 DFE
dfe介绍
您好,目前还没有人创建词条dfe!
欢迎您创建该词条,阐述对dfe的理解,并与今后在此搜索dfe的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473