- 采样数据经过FPGA的算法处理后,SEP3203处理器通过DMA方式将运算结果存储到片外SDRAM,SEP3203与FPGA的数据通信遵循SRAM时序。通过两组FIFO存储A/D数据,系统实现了信号的不间断采集和信号处理的流水线操作。
- 关键字:
3203 FPGA SEP 处理器
- 本文将伪彩点阵型图形LCD控制器SSDl770应用于嵌入式系统,设计了SSDl770与ARM7TDMI内核嵌入式微处理器SEP3203之间的系统硬件连接,采用8位并行接口方式;根据SSDl770接口协议的数据传输时序,实现了底层驱动软件,并给出函数代码;最终将驱动嵌入T-Kernel嵌入式操作系统,在产品中得到应用。
- 关键字:
3203 SSDl SEP LCD
3203介绍
您好,目前还没有人创建词条3203!
欢迎您创建该词条,阐述对3203的理解,并与今后在此搜索3203的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473