首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 现场可编程门阵列(fpga)

现场可编程门阵列(fpga) 文章 进入现场可编程门阵列(fpga)技术社区

基于EDMA的FPGA与DSP之间图像高速稳定数据传输的的设计与实现

  • 设计了在FPGA与DSP之间进行图像数据传输的硬件结构,介绍了EDMA的工作原理、传输参数配置和EDMA的传输流程。在开发的实验平台上实现了这一传输过程。借助TI公司的DSP调试平台CCS把接收到的图像数据恢复成图像,验证了传输过程的正确性和稳定性。
  • 关键字: EDMA  数据传输  FPGA  

FPGA系统设计的仿真验证之: 仿真测试文件(Testbench)的设计方法

  • 随着设计量和复杂度的不断增加,数字设计验证变得越来越难,所消耗的成本也越来越高。面对这种挑战,验证工程师必须依靠相应的验证工具和方法才行。对于大型的设计,比如上百万门的设计验证,工程师必须使用一整套规范的验证工具;而对于较小的设计,使用具有HDL testbench的仿真器是一个不错的选择。
  • 关键字: 仿真验证  仿真测试文件  FPGA  Testbench  

基于D类功率放大的高效率音频功率放大器设计

  • 为提高功放效率,以适应现代社会高效、节能和小型化的发展趋势,以D类功率放大器为核心,以单片机89C51和可编程逻辑器件(FPGA)进行控制及时数据的处理,实现了对音频信号的高效率放大。系统最大不失真输出功率大于1 W,可实现电压放大倍数1~20连续可调,并增加了短路保护断电功能,输出噪声低。系统可对功率进行计算显示,具有4位数字显示,精度优于5%
  • 关键字: 音频放大器  D类功率放大  FPGA  

FPGA设计开发软件Quartus II的使用技巧之: 创建工程设计文件

  • Quartus II软件将工程信息存储在Quartus II工程配置文件中,如表5.1所示。它包含有关Quartus II工程的所有信息,包括设计文件、波形文件、SignalTap® II文件、内存初始化文件以及构成工程的编译器、仿真器和软件构建设置。
  • 关键字: QuartusII  编译器  FPGA  仿真器  

FPGA设计开发软件Quartus II的使用技巧之:Quartus II软件基础介绍

  • Quartus II设计软件是Altera提供的完整的多平台设计环境,能够直接满足特定设计需要,为可编程芯片系统(SOPC)提供全面的设计环境。Quartus II软件含有FPGA和CPLD设计所有阶段的解决方案。
  • 关键字: QuartusII  Max+PlusII  FPGA  

硬件描述语言Verilog HDL设计进阶之:使用函数实现简单的处理器

  • 本实例使用Verilog HDL设计一个简单8位处理器,可以实现两个8位操作数的4种操作。在设计过程中,使用了函数调用的设计方法。
  • 关键字: VerilogHDL  函数  处理器  FPGA  

硬件描述语言Verilog HDL设计进阶之:自动转换量程频率计控制器

  • 本实例使用Verilog HDL设计一个可自动转换量程的频率计控制器。在设计过程中,使用了状态机的设计方法,读者可根据综合实例6的流程将本实例的语言设计模块添加到自己的工程中。
  • 关键字: VerilogHDL  频率计控制器  FPGA  

基于PXI总线的航天设备测试用高精度恒流源的设计与实现

  • 给出了一种基于PXI总线的高精度恒流源的实现方法,介绍了其电路各个组成部分。测量结果其精度和分辨率均为15.7位,可应用于要求高精度的测试系统。
  • 关键字: 高精度恒流源  PXI总线  FPGA  

硬件描述语言Verilog HDL设计进阶之: 典型实例-状态机应用

  • 状态机设计是HDL设计里面的精华,几乎所有的设计里面都或多或少地使用了状态机的思想。状态机,顾名思义,就是一系列状态组成的一个循环机制,这样的结构使得编程人员能够更好地使用HDL语言,同时具有特定风格的状态机也能提高程序的可读性和调试性。
  • 关键字: VerilogHDL  状态机  FPGA  

硬件描述语言Verilog HDL设计进阶之: 逻辑综合的原则以及可综合的代码设计风格

  • 用always块设计纯组合逻辑电路时,在生成组合逻辑的always块中,参与赋值的所有信号都必须有明确的值,即在赋值表达式右端参与赋值的信号都必需在always @(敏感电平列表)中列出。
  • 关键字: VerilogHDL  逻辑综合  FPGA  

基于FPGA的可配置判决反馈均衡器的设计

  • 在移动通信和高速无线数据通信中,多径效应和信道带宽的有限性以及信道特性的不完善性导致数据传输时不可避免的产生码间干扰,成为影响通信质量的主要因素,而信道的均衡技术可以消除码间干扰和噪声,并减少误码率。其中判决反馈均衡器(DFE)是一种非常有效且应用广泛得对付多径干扰得措施。
  • 关键字: 无线数据通讯  可配置均衡器  FPGA  

Verilog HDL基础之:实例5 交通灯控制器

  • 本实例通过Verilog HDL语言设计一个简易的交通等控制器,实现一个具有两个方向、共8个灯并具有时间倒计时功能的交通灯功能。
  • 关键字: VerilogHDL  华清远见  FPGA  交通灯控制器  

基于FPGA的CAN总线转换USB接口的设计方案

  • 这里以CAN总线通信接口为例,详细论述了基于FPGA的CAN总线转换USB接口的设计方案。
  • 关键字: 光电隔离  CAN总线转换器  FPGA  

借助MATLAB算法数学模型实现FPGA浮点定点转换

  • 当创建一个 DSP 算法的数学模型时,MATLAB 是天然之选,且出于硬件考虑,可以无阻碍地使用。将一个算法转换为在 FPGA 上实现的定点模型是一个复杂的、可从 AccelDSP Synthesis 综合工具提供的自动化、加速和可视化功能中大大受益的过程。
  • 关键字: DSP算法  matlab  FPGA  

FPGA最小系统之:实例1 在Altera的FPGA开发板上运行第一个FPGA程序

  • 本节旨在通过给定的工程实例——“蜂鸣器播放梁祝音乐”来熟悉Altera Quartus II软件的基本操作、设计、编译及仿真流程。同时使用基于Altera FPGA的开发板将该实例进行下载验证,完成工程设计的硬件实现,熟悉Altera FPGA开发板的使用及配置方式。
  • 关键字: Cyclone  Altera  FPGA  QuartusII  FPGA最小系统  
共6428条 78/429 |‹ « 76 77 78 79 80 81 82 83 84 85 » ›|

现场可编程门阵列(fpga)介绍

您好,目前还没有人创建词条现场可编程门阵列(fpga)!
欢迎您创建该词条,阐述对现场可编程门阵列(fpga)的理解,并与今后在此搜索现场可编程门阵列(fpga)的朋友们分享。    创建词条

热门主题

关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473