- 针对采用线性调频信号的宽带雷达系统,完成单通道高速数据采集和数字脉冲压缩系统的工程实现。系统使用ADS5500完成14位、60 MSPS的数据采集,使用FPGA实现1 024点的数字脉冲压缩。脉冲压缩模块采用快速傅里叶变换IP核进行设计,可以在脉冲压缩的不同阶段对其进行复用,分别完成FFT和IFFT运算,从而使硬件规模大大减少。系统采用块浮点数据格式以提高动态范围,同时减小截断(或舍入)误差对输出信噪比的影响。
- 关键字:
FPGA 数字脉冲 压缩系统
- 引 言
随着现代技术的发展,对雷达的作用距离、分辨率和测量精度等性能指标提出了越来越高的要求。为了增加雷达系统的检测能力,要求增大雷达发射的平均功率。在峰值功率受限时,要求发射脉冲尽量宽,而为了提
- 关键字:
数字脉冲 雷达 压缩技术 中的应用
数字脉冲介绍
您好,目前还没有人创建词条数字脉冲!
欢迎您创建该词条,阐述对数字脉冲的理解,并与今后在此搜索数字脉冲的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473