首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> 硬件加速器

硬件加速器 文章 进入硬件加速器技术社区

基于FPGA/Nios-Ⅱ的矩阵运算硬件加速器设计

  • 针对复杂算法中矩阵运算量大,计算复杂,耗时多,制约算法在线计算性能的问题,从硬件实现角度,研究基于FPGA/Nios-Ⅱ的矩阵运算硬件加速器设计,实现矩阵并行计算。首先根据矩阵运算的算法分析,设计了矩阵并行计算的硬件实现结构,并在Modelsim中进行功能模块的仿真,然后将功能模块集成一个自定制组件,并通过Avalon总线与NiosⅡ主处理器通信,作为硬件加速器。最后在FPGA芯片中构建SoPC系统,并在Altera DE3开发板中进行矩阵实时计算测试。测试结果验证了基于FPGA/Nios-Ⅱ矩阵运算硬件
  • 关键字: 硬件加速器  矩阵运算  FPGA  

Intel开发硬件加速器 AES加解密效率陡升

  • 研究日上,Intel技术人员拿出了一块特殊的晶圆,声称是一种硬件加速器的原型,但却没有给出具体说明。其中到底蕴含着什么秘密呢?我们知道,现代
  • 关键字: Intel  AES  硬件加速器   

H.264解码器中CABAC硬件加速器的实现

  • 引言 H.264是由国际电信联盟(ITU)和国际标准化组织(ISO)共同制定的新一代视频编码标准,该标准采用一系列先进的编码技术,在编码效率、网络适应性等诸多方面都超越了以往的视频标准。H.264有两种熵编码方案:一种是从可变长编码方案发展而来的基于上下文的自适应可变长编码CAVLC;另一种是从算术编码发展而来的基于上下文的自适应二进制算术编码CABAC。与CAVLC相比,CABAC可以节省约7%的码流,但增加了10%的计算时间。在解高清码流时,用软件来做CABAC这样复杂的熵解码,无法完成实时解码的
  • 关键字: H.264  解码器CABAC  消费电子  硬件加速器  消费电子  
共3条 1/1 1

硬件加速器介绍

您好,目前还没有人创建词条硬件加速器!
欢迎您创建该词条,阐述对硬件加速器的理解,并与今后在此搜索硬件加速器的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473