新闻中心

EEPW首页 > 测试测量 > 设计应用 > 基于FPGA的简易可存储示波器设计

基于FPGA的简易可存储示波器设计

—— Design of Simply Storagable Oscilloscope Based FPGA
作者:北京理工大学宇航科学技术学院 杜民 马召福 刘福祥时间:2007-04-09来源:电子产品世界收藏

摘要: 本文介绍了一种基于的采样速度60Mbit/s的双通道简易数字示波器设计,能够实现量程和采样频率的自动调整、数据缓存、显示以及与计算机之间的数据传输。
关键词:数据采集;数字示波器;

引言

  传统的示波器虽然功能齐全,但是体积大、重量重、成本高、等一系列问题使应用受到了限制。有鉴于此,便携式数字存储采集器就应运而生,它采用了LCD显示、高速A/D采集与转换、ASIC芯片等新技术,具有很强的实用性和巨大的市场潜力,也代表了当代电子仪器的一种发展趋势,即向功能多、体积小、重量轻、使用方便的掌上型仪器发展。

系统组成结构及工作原理

  系统的硬件部分为一块高速的数据采集电路板。它能够实现双通道数据输入,每路采样频率可达到60Mbit/s。从功能上可以将硬件系统分为:信号前端放大及调理模块、高速模数转换模块、逻辑控制模块、单片机控制模块、USB数据传输模块、液晶显示和键盘控制等几部分,其结构形式如图1所示。

 
    图1  系统原理结构图

  输入信号经前置放大及增益可调电路转换后,成为符合A/D转换器要求的输入电压,经A/D转换后的数字信号,由FPGA内的FIFO缓存,再经USB接口传输到计算机中,供后续数据处理,或直接由单片机控制将采集到的信号显示在液晶屏幕上。

高速数据采集模块

  本系统可实现双通道同步数据采集,而且每通道的采集速度要达到60Mbit/s,考虑到两路数据采集应保持同步并行,因此在设计中采用每通道都有独自的采样保持器和A/D转换器。选用MAXIM公司MAX1197型A/D转换器,它是一款双通道、3.3V供电、每通道60Mbit/s采样频率的模数转换器芯片。它内部集成双路差分宽带采样保持器和A/D转换器,可以输出锁存,具有低功耗、小尺寸、高动态性能的特点。

  本系统的电压的范围可达到



评论


相关推荐

技术专区

关闭