新闻中心

EEPW首页 > 设计应用 > L波段四位数字移相器的设计与仿真

L波段四位数字移相器的设计与仿真

作者:时间:2015-02-04来源:网络收藏

  

本文引用地址:http://www.eepw.com.cn/article/269454.htm

 

  (c) 级联

  图4 加载线型(a)、开关线型(b)及级联(c)电路原理图先对每位移相器电路进行单独优化,再级联起来进行整体调试。

  级联后各个移相位的性能都有不同程度的恶化,所以之前在单独设计每位移相器时应把设计指标合理地提高。

  

 

  (a)

  

 

  (b)

  

 

  (c)

  

 

  (d)

  图5 仿真结果(a)所示为16个相移状态,RMS不超过3°。图5(b)、图5(c)、图5(d)分别示出了仿真所得移相器16个相移状态下的驻波比(<1.3)、插入损耗( <2.5dB )和回波损耗( <15dB)。

  3 结论

  本文所设计的基于PIN二极管的四位工作于1.5GHz±100MHz,相位误差<3°,驻波比<1.3,插入损耗<2.5dB,各位级联回波损耗<15dB,满足设计要求。利用仿真所得结果即可制版加工出实物。

混频器相关文章:混频器原理

上一页 1 2 3 下一页

关键词: L波段 数字移相器

评论


技术专区

关闭