新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 基于SHARC DSP与SJA1000的CAN总线接口设计

基于SHARC DSP与SJA1000的CAN总线接口设计

作者:时间:2012-02-15来源:网络收藏

  A21062和简化接口设计的相应程序如下:

1) #define CANADDR 0x400000
  2) bit set mode2 FLG1O|FLG2O;
  //设置Flag1,Flag2为输出
  3) r1=0x00047800; dm(SYSCON)=r0;
  //设置外部空间大小
  4) r0=0x21a8c429;dm (WAIT)=r0;
  //用2个软等待访问MS0
  5) bit set aSTat ASTAT_FLG1;
  //Flag1=1,
  6) r0=addr;dm(CANADDR)=r0; //写入要访问的的内部地址
  7) bit clr astat ASTAT_FLG1;
  //Flag1=0
  8) bit clrastat ASTAT_FLG2;
  //Flag2=0,CS=0
  9) i0=CANADDR;r0=dm(i0,0);
  //读取相应地址的数据
  10) r1=3;dm(i0,0)=r1;
  //写入数据到SJA1000相应地址
  11) bit set astat ASTAT_FLG2;
  //Flag2=1,CS=1,5

  为说明方便,对各条指令编号。运行指令5、7、8、11各花费25ns,运行指令6、9、10各花费100ns,所以完成一次读或写需300ns。

  基于CPLD的A21062和SJA1000接口设计

  在连接多个外围设备时,其译码电路比较复杂,可以使用CPLD完成逻辑译码控制。利用地址数据信号产生CAN的ALE、CS等信号。其优点在于使用多个总线设备时,可用一片CPLD完成所有总线设备的译码,这种方法有更好的适用性。其连接方法如图3所示。

基于CPLD的ADSP21062和SJA1000设计图

图3 基于CPLD的A21062和SJA1000设计图

  DSP的程序设计如下:

1) #define CANNCS 0x400100
  //清CANCS的地址,对此地址操作使CAN的CS无效
  2) #define CANCS  0x400200//置CANCS的地址,对此地址操作使CAN的CS有效
  3) #define CANALE 0x400500
  //置CANALE的地址,对此地址操作使CAN的ALE可变化
  4) #define CANNALE 0x400600
  //清CANALE的地址,对此地址操作使CAN的ALE恒为低
  5) #define CANRW 0x400900
  //对此地址操作完成CAN数据的读、写
  6) r1=0x00047800; dm(SYSCON)=r0;//设置外部空间大小

7) r0=0x21a8c429;dm (WAIT)=r0;
  //用2个软等待访问MS0
  8) r7=0x07;dm(CANALE)=r7;
  //ALEhigh=1,CANALE为CANWE的取反
  9) r4=addr;dm(CANRW)=r4;
  //写入要访问的SJA1000的内部寄存器空间地址
  10) r7=dm(CANNALE);
  //ALEhigh=0,CANALE总为0
  11) r7=0x07;dm(CANCS)=r7;
  //CANCS=0
  12) r3=dm(CANRW);
  //读取SJA1000相应地址的数据
  13) r1=3;dm(CANRW)=r1;
  //写入数据到SJA1000相应地址
  14) r7=dm(CANNCS);
  //CANCS=1

  运行指令8、9、11、13各花费100ns,运行指令10、12、14各花费75ns,所以完成一次读或写需525ns。速度比前文的简化设计要慢一点,但这种设计更利于扩展,适合于多个外设接口,同时节省了两个Flag引脚。当SJA1000工作在最大传输速度1Mbit/s时,由于在一个数据帧中会插入约42bit其它帧信号,所以完成8bit传输的时间约为50s。前两种设计的速度分别是其167倍和95倍。所以这两种设计都能满足SJA1000的传输速度要求。

  CPLD程序设计

CPLD的逻辑图

图4 CPLD的逻辑图

  图4中,用74138进行译码,生成ALE、CS等信号。当执行指令6时,设置了外部空间的大小,在访问地址0x400000~0x4fffff时会使能MS0,74138的G2AN将有效。当地址A11~A8=0001,Y1N=0,CANCS的清零由DSP的RD控制,RD信号的低电平将使CANCS=0,指令11完成此功能。当地址A11~A8=0010,数据D19~D16=1000,则Y2N=0,DSP的WR信号的将使CANCS=1,指令14完成此功能;当地址A11~A8=0101,数据D19~D16=0111,则Y5N=0,DSP的WR信号沿将使ALEhigh=1,此时CANWE始终保持1,CANALE为WR取反,指令8完成此功能;当地址A11~A8=0110,则Y6N=0,RD信号的低电平将使ALEhigh=0,此时CANALE始终保持0,CANWE为WR,指令10完成此功能。

  ADSP21062仅有3个外部中断,在挂多个外设时就显得资源紧张。图4中,低电平有效或下降沿有效的中断信号可以用与的关系连接到一个中断上,DSP在响应中断后,读相应的多个外设,判断是来自哪一个外设,这样就可以扩展更多的中断。

  结语

  SJA1000接口为地址/数据复用模式,DSP处理器通常为地址/数据总线分离的结构,本文提供了两种不同接口的思路和方法。测试表明,这种方法确实可行,传输效率高。


上一页 1 2 下一页

关键词: SHARC DSP SJA1000 CAN总线

评论


相关推荐

技术专区

关闭