新闻中心

EEPW首页 > 电源与新能源 > 设计应用 > 选择高精度数模转换器

选择高精度数模转换器

作者:时间:2012-04-08来源:网络收藏

在本文中我们将对和使用过程中所涉及的问题进行研究。DAC 的架构对于DAC 的技术规格及其对电路板设计师的要求均有影响。为了实现最佳性能,需要谨慎地考虑DAC 上的电源、基准和输出放大器所产生的影响。

  过采样或增量累加DAC

  过采样或ΔΣADC 采用一个低分辨率DAC (通常仅1 位),在其前后分别布设一个噪声整形数字调制器和一个模拟低通滤波器。最准确的商用增量累加DAC 实现±15ppm 的准确度,但是需要15ms 才能稳定,并要承受相对较高的1μV/√Hz 噪声密度。其它可购得的过采样DAC 在80us 内稳定,但是INL 较差,大约为240 ppm。

  合成DAC

  通过结合两个较低分辨率的单片DAC,有可能构成一个高分辨率的合成DAC。请注意,粗略DAC 的分辨率和精细DAC 的范围需要重叠,以确保所有想要的输出电压都可实现。粗略DAC 的准确度和漂移一般将限制合成DAC 的最终准确度,因此要提高准确度,就需要对合成DAC 转移函数的特性和软件进行校正。也可能需要频率校准,以校正随温度、时间、湿度和机械压力产生的变化导致的漂移。

  电阻串DAC

  电阻串DAC 采用具有2N 个分接点的一系列电阻分压器,以实现N 位分辨率。采用电阻串架构的单片16 位DAC 一般含有一个较低分辨率的电阻串DAC 和一个范围较小的DAC,范围较小的DAC 用于插入串器件之间,以实现16 位分辨率。这种串+内插器方法的一个优点是,DAC 输出具有固有的单调性,无需微调或校准。

  这类DAC 的基准输入阻抗一般很高(50KΩ~300kΩ),而且不受输入代码的影响,从而有可能使用一个非缓冲型基准。因为电阻串的输出阻抗随输入代码变化,所以大多数电阻串DAC 含有集成的输出缓冲器放大器,以驱动电阻性负载。

  尽管电阻串DAC 的DNL 本身非常好,但是INL 由串联电阻器件的匹配决定,而且可能由于含有大量的独立器件而难以控制。直到最近,这类DAC 的准确度一直限制在约±180ppm。最近的进步已经使得准确度提高到了±60ppm。例如,LTC2656 在4mm x 5mm 封装中集成了8 个DAC 通道,在16 位分辨率时具有±4LSB 的最大INL。

  阻性梯形或R-2R 型DAC

  阻性梯形或R-2R DAC 采用一种三端子结构,电阻器在A 端和B 端之间切换。请注意,A 端和B 端上的阻抗与代码的相关性很高,而C 端则具有一个固定阻抗。电阻器与开关的匹配情况将会影响这种结构的单调性和准确度。此类DAC 一般经过修整或在出厂时经过校准,而且,具±1LSB INL 和DNL 的单调16 位阻性梯形电路DAC 上市已有很长时间了。

  电压输出R-2R DAC

  一种常见类型的R-2R DAC 将C 端用作DAC 输出电压,而A 端连接到基准,B 端连接到地。输出阻抗相对于输入代码是恒定的,从而有可能以非缓冲方式驱动电阻负载。例如,LTC2641 16 位DAC 能以非缓冲方式驱动60kΩ负载,同时保持±1LSB 的INL 和DNL,并消耗不到200μA 的电源电流。

  这种方法的一个缺点是,基准阻抗随着输入代码大幅变化。由于R-2R 梯形电路的本质,甚至DAC 输出电压中很小的变化也可能在基准电流中引起1mA 或更大的阶跃变化。为此,必须由一个高性能放大器来对基准进行缓冲,并采用一种非常精细和针对性的检测电路布局,以限制稳定、干扰脉冲和线性度性能的最终劣化。

  当一个输出缓冲器放大器和一个电压输出R-2R DAC 一起使用时,该放大器的开环增益和大信号共模抑制必须足够高,以保持输出的线性度(在18 位时>110dB)。输出缓冲器的失调和输入偏置电流将主要以DAC 输出偏移的形式出现,但是这些参数在输入共模范围内的任何变化都将以附加的INL 误差形式出现。

  请注意,在正和负基准开关之间有必要保持匹配的阻抗,以保持DAC 线性度。因为CMOS 开关阻抗是电压和温度的函数,因此这给DAC 的准确度带来了挑战,尤其是在低电源电压时。可采用这种架构的18 位DAC 的PSRR 被限制在约64dB。结果,随着时间、温度、电压和负载状况的变化,电源必须在约0.5% 的范围内保持恒定,以保持18 位性能。在工作温度范围内,这类DAC 的INL 可以预期以±0.5LSB 或更大的幅度漂移。

  迄今为止,当采用一个5V电源时,运用该架构和一个集成输出放大器的18位DAC的性能一直被限制为±2LSB INL(在18位)。采用3V电源时,其性能将进一步限制为±3LSB INL(在18位),且单调性下降至17位。电流输出R-2R DAC

  对于高准确度应用来说,这种架构具有很多优点。基准阻抗是恒定的,可以用非缓冲型基准或一个慢速低精确度运算放大器驱动。因为A 端和B 端处于相同的地电位,所以保持匹配的开关阻抗相对容易,甚至在出现电源电压和温度变化时也一样。结果,精确的电流输出R-2R DAC 具有卓越的PSRR 和温度漂移性能。

  与电流输出R-2R DAC 一起使用的输出放大器需要高开环增益(在18 位时>110 dB) 和低失调电压。A 端和B 端之间的任何偏移都将产生一种取决于代码的误差电流,该误差电流将以INL 误差的形式出现。输出缓冲器的输入偏置电流不那么重要,主要以DAC 输出偏移的形式出现。因为两个输入都始终处于地电位,所以放大器的共模抑制不重要。

  在16 位时实现±1LSB INL 的电流输出R-2R DAC 长久以来一直可以普遍购得,凌力尔特公司提供一种新的18 位DAC 系列,在18 位分辨率时实现±4ppm 的准确度或±1LSB 的最大INL,在整个温度范围内有保证。LTC2757 提供并联接口,可立即购得。LTC2756/8 单和双通道SPI DAC 计划在未来数月内推出。在18 位时,LTC2757 从-40℃~+85℃的典型 INL 漂移不到±0.2LSB,高达96dB 的PSRR 使输出对电源变化不敏感。

  缓冲型与非缓冲型DAC 输出

  有些高度准确的DAC 在DAC 内部集成了输出放大器,而其它一些这类放大器则需要一个外部运算放大器。在这两种情况下,大多数DAC 都提供集成的电平移动和反馈电阻器,以不再需要精确的外部器件。集成输出放大器的主要优点是占板面积小和使用方便。成本通常不是首要因素,因为外部放大器器件通常比DAC 本身便宜得多。

  设计师应该意识到,一个集成的输出放大器也许会损害设计灵活性。内部放大器提供的输出摆幅、速度、噪声和功率合起来,不可能对于多种应用来说都是最佳的。例如,一个集成的单电源输出放大器在靠近电源轨时将遭遇准确度下降问题,因此设计师必须提供电平移动差分基准,以利用全部的DAC 代码范围。如果内部放大器的负反馈输出不可使用,则有可能无法针对大容性负载来补偿输出环路,或增设一个外部缓冲器而不引入第二个反馈环路,对于那些需要一个较宽输出摆幅或较高负载电流的用户来说,他们将会由于增设一个具有与内部放大器环路相串联的独立反馈环路的外部放大级,而导致准确度、噪声和功耗等性能的损失。

  具有一个外部放大器的非缓冲型DAC 一般实现最佳性能。多种可购得的器件给设计师提供了自由,可对给定的应用一个具有最佳准确度、速度、噪声和功率的解决方案。

  输出放大器

  当选择与LTC2757 等准确的电流输出DAC 一起使用的放大器电路时,失调电压是一个重要的考虑因素。DAC 线性度对放大器失调的敏感性取决于DAC 的实现方式,制造商应该在数据表中描述清楚。就LTC2757 而言,±80μV 的失调电压将在DAC 输出引起约±1LSB 的INL 误差。

  要实现最佳的DC 准确度,最简单的解决方案是采用低失调(10μV) 自动调零放大器(如LTC1150 或LTC2054)。对于较宽的输出摆幅来说,可以在环路中纳入诸如LT1010 等第二个缓冲器放大器。LT1012 是一个良好的中间输出放大器,以低功率(11.4mW) 实现中等速度(120μs 稳定时间) 和良好的准确度(±25μV 失调)。

  对于高速应用来说,一个良好的选择是LTC1468-2,该器件在18 位时以2μs 时间将10V 阶跃稳定在±1LSB 之内。请注意,±75μV 的最大失调将在DAC 输出端使INL 劣化高达±0.9LSB。对于需要较高准确度的高速应用来说,放大器失调可以用数字电位器来消除。

  要在高速且未采用消除失调的措施时实现最佳准确度,合成的放大器电路是一个良好的选择。

  结论

  在电压和电流输出R-2R DAC 之间进行选择时,设计师应该意识到,每一种架构对电源、基准和输出放大器都施加了不同的要求。选择一个非缓冲型DAC 并将该DAC 与一个仔细选择的放大器结合,可以最大限度地提高设计灵活性,并为给定应用提供最佳解决方案。



评论


相关推荐

技术专区

关闭