新闻中心

EEPW首页 > 嵌入式系统 > 新品快递 > Altera推进了FPGA和SoC中高速串行收发器的评估

Altera推进了FPGA和SoC中高速串行收发器的评估

—— JNEye链路分析工具支持系统设计人员迅速进行收发器链路仿真,查看通道特性
作者:时间:2014-01-28来源:电子产品世界收藏

  公司(Nasdaq: ALTR)日前发布链路分析工具,提供验证和电路板级全套设计工具。支持设计人员迅速方便的评估高速 和SoC中的高速串行链路性能。该工具结合了统计链路的速度优势和时域波形的精度优势,是一种新的混合行为仿真方法。工具经过优化,支持 10代系列产品,为用户提供了评估Altera下一代和SoC收发器链路性能的平台。

本文引用地址:http://www.eepw.com.cn/article/221225.htm

  Altera研究员李鹏博士评论说:“我们提供全套的系统级设计工具,利用这些工具,客户可以对其系统中使用的和SoC迅速进行仿真和验证。JNEye链路分析工具是这些解决方案的最新实例。使用JNEye,设计人员能够在电路板级迅速理解我们收发器的性能,非常准确的了解我们的器件与系统中其他器件是怎样相互作用的。”

  JNEye工具提供了混合建模方法,集成了器件特征模型,非常精确的处理工艺、电压和温度(PVT)变化。工具提供真实的仿真精度,简化了串行链路收发器的评估,而使用业界标准模型是无法实现这一点的。JNEye支持采用IBIS-AMI器件模型进行链路仿真,可以评估Altera FPGA和其他发送器或者接收器之间的串行链路。采用JNEye链路分析工具,设计人员能够针对误码率迅速优化发送和接收均衡系数。工具还能用作后设计支持工具,以帮助进行调试和验证。

  在Quartus II软件环境下,JNEye工具包含在Altera验证和电路板设计工具套装中。这些工具支持设计人员分析并解释数据,监视系统在真实条件下的性能。JNEye工具目前支持28 nm Stratix V和Arria V FPGA,以及20 nm Arria 10 FPGA和SoC。使用这一工具,Arria 10器件设计人员还可以迅速验证其电路板系统设计。

fpga相关文章:fpga是什么




关键词: Altera FPGA JNEye 仿真器

评论


相关推荐

技术专区

关闭