新闻中心

EEPW首页 > EDA/PCB > 设计应用 > Altera StratixIV 100G开发方案介绍

Altera StratixIV 100G开发方案介绍

作者:时间:2012-04-05来源:网络收藏

时钟

板上可编程时钟振荡器

SMA连接器,为收发器参考时钟提供外部差分时钟。

通用用户输入/输出

DIP和按键式开关

LED

LCD

存储器件

1-Gb同步闪存(主要用于存储两个FPGA配置——工厂和用户配置)

板上存储器

4个2-Gb DDR3 SDRAM

4个72-Mb QDR II SRAM

元件和接口

10/100/1000以太网PHY和RJ-45插头

36个收发器通道

1个SFP+接口通道

1个具有EDC的SFP+接口通道

4个QSFP接口通道

10个CFP接口通道

20个Interlaken接口通道

温度测量电路

管芯温度

环境温度

电源

14-V至20-V直流输入

2.5-mm筒形插座,用于直流电源输入。

On/off电源滑动开关

板上电源测量电路

Quartus II软件许可并没有含在这一套件中

You can use this development kit to:

• Develop and test designs to interface with a variety of different optical modules.

• Develop and test Interlaken designs.

• Develop and test memory subsystems consisting of DDR3 or QDR II memory.

• Build designs capable of migrating to ’s HardCopy IV ASICs.



关键词: StratixIV Altera 100G 方案

评论


相关推荐

技术专区

关闭