首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> xilinx

xilinx 文章 进入xilinx技术社区

赛灵思为满足100G系统需求扩展其通信产品阵容

  •   全球可编程平台领导厂商赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今日宣布其通信产品阵容的一项重要扩展,旨在加快行业实施新数据包处理、交换和流量管理解决方案的速度,满足呈指数级迅猛增长的高带宽和卓越服务质量(QoS)的需求。本次产品线扩展包括收购业界领先供应商Modelware,该公司是一家提供流量管理/数据包处理IP核与参考设计的全球领先供应商, 其产品能够简化系统开发,推动扩大支持10G、40G和100G或更高流量网络应用的差异化。
  • 关键字: Xilinx  100G系统  

基于FPGA雷达成像方位脉冲压缩系统的设计

  •   合成孔径雷达成像算法中较为成熟和应用广泛的算法主要有距离-多普勒(R-D)算法和线性调频变标(CS)算法。R-D算法复杂度相对较低,运算比较简单,虽然其成像质量并不高,但是相比对稳定性、存储空间、功耗与实时性要求都很高的实时SAR成像系统,其应用十分广泛。在整个有距离-多普勒(R-D)算法中方位脉冲压缩系统是设计的关键。随着FPGA芯片突飞猛进的发展,实时雷达成像方位脉冲压缩系统在FPGA上实现变成了可能。   1 脉冲压缩及方位脉冲压缩系统的结构   1.1 脉冲压缩的基本原理   实现脉冲压
  • 关键字: Xilinx  FPGA  

用FPGA 嵌入式处理器实现高性能浮点元算

  •   在采用数值处理技术创建嵌入式应用时,通常以整数或定点表示法来确保算术运算尽量简单,这一点至关重要。因其不仅有助于使成本和功耗降至最低,而且还能尽可能地加速硬件部署。FPGA 非常适用于执行定点运算,并能在逻辑或基于软件或硬件处理器的实施方案中创建高度并行的数据路径解决方案。Virtex®-5 FPGA 产品系列中 FXT 系列的最新硬件处理器 Xilinx® PowerPC® 440 可提供超标量功能,让用户能够对器件编程,使其以高达 550 MHz 的时钟速率并行执行一个或两
  • 关键字: Xilinx  PowerPC  

为什么嵌入式开发人员要使用FPGA?

  •   在一个领域中,如果唯一不变的是变化,那么不需要对电子技术和设计方法的发展变化做多少回顾,就能见证到变化是如何使设计工程师能够创建出下一代创新产品。微处理器得到大规模应用后,价廉物美的新技术为基于软件的革新性电子产品设计打开了大门,这就是一个很好的例子。简言之,把设计的主要元素——在这儿是控制“智能”——转入到软领域后,设计工程师就可以在更短时间内创建出更好、更智能、更廉价的产品。   这个变化意味着嵌入式软件开发人员是当今定义电
  • 关键字: Xilinx  嵌入式  FPGA  

FPGA如何改变改变嵌入设计格局?

  •   由于经济下滑损及开发预算减少,嵌入系统设计者正在转向FPGA(现场可编程门阵列)技术,以缩减开发周期、对抗设备老化以及简化产品升级。通过采用数量庞大且不断增加的FPGA开发工具、可重用逻辑单元以及市售商用模块,设计者可以构思出高性能嵌入系统,并且能够根据需求变化作重新配置,从而尽量减少对工程和制造的影响。过去,电路板设计者使用这些器件作系统元件之间的互连,但最新的高密度产品也可以替代一个典型嵌入项目中的处理器、内存、定制逻辑及很多外设。尽管它有能力改变嵌入架构,设计者仍应分析性能、功率和成本局限,以确
  • 关键字: Xilinx  FPGA  

FAE讲堂:如何加快处理器的正弦计算

  •   有很多种算法可对单精度浮点数字的正弦值进行计算,但添加硬件加速器是功能最为强大的方法之一。之所以得出这一结论,是因为客户的应用要求使用此类正弦计算,而我们又针对能够提供良好、快速且高效的解决方案进行了多种方案的探索。   为了确定哪种实现方式最适合您的应用,首先需要对代码进行分析,以查找哪种功能需要改进;其次,由于修改软件比修改硬件更简便、迅速,因而请检查是否能通过修改软件来实现您所需的高速度(有时可以)。但是如果您还需要更高的性能,那么请考虑在硬件中实现部分算法。在硬件加速的支持下,您可以轻松胜过
  • 关键字: Xilinx  处理器  FAE  

FAE讲堂:利用赛灵思FGPA实现降采样FIR滤波器

  •   过去半年有几位客户请我帮助他们设计和实现数字下变频器所用的降采样(即“抽取”)滤波器,这种滤波器在软件无线电与数据采集类应用中都很常见。这项工作即便对于经验丰富的设计师也不是一件小事。事实上,仅仅算出在FGPA中实现滤波器所需要的资源可能就是一个很大的问题。虽然MATLAB®(MathWorks 开发)具有用于滤波器设计与分析 (FDA) 的绝妙工具箱,但是它提供太多滤波器设计方法,会让新用户无从下手。另外,您必须能够根据DSP理论解释MATLAB命令产生的结果,仅仅这
  • 关键字: Xilinx  FGPA  FAE  

FAE讲堂:提升创造力的数字设计工具 FPGA Editor

  •   工程师在设计过程中,经常需要一定的创造力(你不妨称之为数字管道胶带)才能够保证设计的顺利完成。过去8年时间里,我曾经目睹许多优秀工程师利用这一方法出色地完成了许多工作,而他们采用的最主要工具就是 FPGA Editor。   利用FPGA Editor,你可以察看完成的设计并确定是否在FPGA构造一级真正实现了设计意图 – 而这对于任何工程师或现场应用工程师来说都是非常需要的。假设你拿到协作者的设计,需要对其进行修改,但他们的 HDL源代码非常难于理解,或者根本没有任何注释或文档。也许你
  • 关键字: Xilinx  FPGA  设计工具  

手把手课堂:扩展PowerPC的复数运算指令集

  •   汽车多媒体系统面临着严峻的技术挑战:如何在漫长的整个产品寿命周期中实现系统的可升级性?轿车和卡车的寿命通常都在十年以上。这就使汽车多媒体系统难以跟上消费电子产品和移动通信标准迅速变化的步伐。在大多数情况下,只更新多媒体软件是不够的,甚至是不可能的。   许多应用,尤其是多媒体编解码器,还需要提高计算性能。然而,为将来的使用而设计具有“后备”计算能力的系统,既不经济,在技术上也不可行,因为许多技术变化是根本无法预见的。   一种解决方案是以某种方式随软件一起升级计算平台,使系
  • 关键字: Xilinx  PowerPC  运算指令集  

手把手课堂:简单MicroBlaze微控制器的理念

  •   嵌入式微控制器对复杂程度各异的多种应用而言都很普遍。赛灵思 (Xilinx)自2000年以来始终致力于推出固化的(PowerPC® 405 和 PowerPC 440)以及基于构造 (MicroBlaze™) 的嵌入式微处理器。MicroBlaze 的显著优势在于能满足复杂应用的需求,有些情况下除了运行简单的通用应用而外还能运行操作系统。   设计人员能够在当前所有的赛灵思架构中实施 MicroBlaze 软处理器,在不同产品系列间实现方便的转换,获得无与伦比的灵活性。但是,Mi
  • 关键字: Xilinx  MicroBlaze  微控制器  

在赛灵思FPGA设计中保留可重复结果

  •   满足设计的时序要求本身已非易事,而要实现某项设计的整体时序具有完全可重复性有时候却是不可能的任务。幸运的是,设计人员可以借助有助于实现可重复时序结果的设计流程概念。影响最大的四个方面分别是 HDL 设计实践、综合优化、平面布局和实施方案。   就获得可重复结果而言,资源利用和频率要求都很高的设计是最大的挑战。它们也是可重复结果流程需求最高的设计。得到可重复结果的第一步是在 HDL设计阶段运用设计合理的实践。遵循出色的分层边界实践有助于保持逻辑整体性,而这在设计变更时有助于保持可重复结果。一条不错的规
  • 关键字: Xilinx  FPGA  

基于赛灵思Virtex-5 FPGA的LTE仿真器实现

  •   功能强大的可编程逻辑平台使得Prisma Engineering公司能够针对所有蜂窝网络提供可重配置无线测试设备。长期演进(LTE)是移动宽带的最3GPP标准,它打破了现有蜂窝网络的固有模式。LTE与前代UMTS和GSM标准相比,除采用高频谱效率的射频技术外,其架构还得到了大幅简化。LTE系统的无线接入部分Node-B,是连接无线电和整个互联网协议核心网络之间的边缘设备。这种架构无法监测和测试等效于UMTS中间链路上的元件。必须通过无线电接口,才能有效地测试LTE网络元件。   这正是Prisma
  • 关键字: Xilinx  FPGA  Virtex-5  

以基于赛灵思 FPGA 的硬件加速技术打造高速系统

  •   设计人员时常需要通过增加计算能力或额外输入(或两者)延长现有的嵌入式系统的寿命。而可编程系统平台在这里大有用武之地。我们曾经希望用安全网络连接功能升级一套网络可编程系统。安全网络连接功能需要加密才能运行安全外壳 (SSH)、传输层安全 (TLS)、安全套接层(SSL) 或虚拟专用网 (VPN) 等协议。这种安全需求与把各种系统接入因特网的需求同步增长,例如,为了启用远程管理与分布式控制系统。   因该领域仍在发展并且标准尚未固定,因此成本主要取决于一次性工程费用。所以,FPGA 技术能实现最高价值。
  • 关键字: Xilinx  FPGA  

赛灵思推出ISE 12.3设计套件,引入AMBA 4 AXI4 IP 核

  •   ISE12.3增强PlanAhead 设计与分析控制台,并进一步优化功耗,标志着支持 AXI4 接口IP的推出,和即插即用FPGA 设计的实现   赛灵思公司(Xilinx, Inc.  )宣布推出 ISE® 12.3设计套件,这标志着这个FPGA 行业领导者针对片上系统设计的互联功能模块, 开始推出满足AMBA® 4 AXI4 规范的IP核,以及用于提高生产力的 PlanAhead™ 设计和分析控制台,同时还推出了用于降低了Spartan®-6 FPG
  • 关键字: Xilinx  FPGA  ISE  

手把手课堂:Xilinx FPGA设计时序约束指南

  •   作为赛灵思用户论坛的定期访客,我注意到新用户往往对时序收敛以及如何使用时序约束来达到时序收敛感到困惑。为帮助 FPGA设计新手实现时序收敛,让我们来深入了解时序约束以及如何利用时序约束实现FPGA 设计的最优结果。   何为时序约束?   为保证设计的成功,设计人员必须确保设计能在特定时限内完成指定任务。要实现这个目的,我们可将时序约束应用于连线中——从某 FPGA 元件到 FPGA 内部或 FPGA 所在 PCB 上后续元件输入的一条或多条路径。   在 FPGA 设计
  • 关键字: Xilinx  FPGA  设计时序  
共722条 32/49 |‹ « 30 31 32 33 34 35 36 37 38 39 » ›|

xilinx介绍

Xilinx ZYNQ技术中心 一、Xilinx公司介绍   Xilinx是全球领先的可编程逻辑完整解决方案的供应商。Xilinx研发、制造并销售范围广泛的高级集成电路、软件设计工具以及作为预定义系统级功能的IP(Intellectual Property)核。客户使用Xilinx及其合作伙伴的自动化软件工具和IP核对器件进行编程,从而完成特定的逻辑操作。Xilinx公司成立于 1984年,Xilinx首创了现场可编程逻辑阵列 [ 查看详细 ]

相关主题

热门主题

DP-MCU/Xilinx    Philips-Xilinx    树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473